2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩60頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、AD電路是雷達(dá)信號(hào)處理機(jī)的關(guān)鍵組成電路。本文依據(jù)高速電路設(shè)計(jì)理論及方法,使用Cadence電路設(shè)計(jì)與仿真軟件,完成了雷達(dá)信號(hào)處理機(jī)高速AD電路的設(shè)計(jì)與仿真。
  高速數(shù)?;旌想娐吩O(shè)計(jì)是本論文的一個(gè)重點(diǎn),根據(jù)高速電路設(shè)計(jì)理論,提出了數(shù)字電路和模擬電路進(jìn)行分區(qū)設(shè)計(jì)的方案,使用Cadence軟件,對(duì)元器件進(jìn)行合理布局,避免數(shù)字電路、模擬電路跨區(qū)布線,減小數(shù)字電路對(duì)模擬電路的干擾。
  本文首先完成了高速電路設(shè)計(jì)的理論研究,然后根據(jù)

2、高速設(shè)計(jì)理論完成了AD硬件電路設(shè)計(jì),最后利用Cadence軟件強(qiáng)大的電路仿真能力,針對(duì)本課題所設(shè)計(jì)的雷達(dá)信號(hào)處理機(jī)AD電路,完成了電路的信號(hào)完整性仿真,通過(guò)阻抗控制,選擇合適的端接策略,減小反射、串?dāng)_等的影響;完成了電路的電磁兼容性仿真,通過(guò)疊層設(shè)置,選擇合適的電流環(huán)路,減小EMI;完成了電路的電源完整性仿真,通過(guò)合理設(shè)置系統(tǒng)參數(shù),計(jì)算電源-地平面目標(biāo)阻抗,設(shè)計(jì)合適的電源分配系統(tǒng),合理安排去耦電容放置位置,將電源-地平面阻抗控制在目標(biāo)阻

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論