應(yīng)用于測(cè)向站中的數(shù)據(jù)傳輸控制單元設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文通過分析數(shù)據(jù)傳輸控制系統(tǒng)在各個(gè)領(lǐng)域的應(yīng)用,結(jié)合無線電測(cè)向站系統(tǒng)的實(shí)際需要,主要研究了數(shù)據(jù)傳輸控制單元在無線電測(cè)向站中的應(yīng)用,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的高效率、低冗余的數(shù)據(jù)傳輸與控制子系統(tǒng)。
  本文根據(jù)測(cè)向站中各子系統(tǒng)的特點(diǎn),構(gòu)建了數(shù)據(jù)傳輸控制單元的整體設(shè)計(jì)方案,詳細(xì)規(guī)劃了數(shù)據(jù)傳輸控制單元的任務(wù)和功能,結(jié)合 FPGA技術(shù),對(duì)數(shù)據(jù)傳輸控制單元的具體實(shí)現(xiàn)做了詳細(xì)的模塊劃分,針對(duì)相位干涉儀算法的原理分析了數(shù)據(jù)傳輸控制單元所需的片內(nèi)外

2、資源、數(shù)據(jù)傳輸速率和時(shí)序的要求,確定了相關(guān)器件選型。
  本文設(shè)計(jì)與實(shí)現(xiàn)了多源數(shù)據(jù)的緩存與傳輸控制,包括復(fù)雜的數(shù)據(jù)傳輸控制協(xié)議的制定與實(shí)現(xiàn),大型狀態(tài)機(jī)的設(shè)計(jì)與實(shí)現(xiàn),數(shù)據(jù)傳輸控制單元與各個(gè)外圍器件通信的本地接口模塊的設(shè)計(jì)與實(shí)現(xiàn)。
  本文使用Verilog HDL語言實(shí)現(xiàn)了上述數(shù)據(jù)傳輸控制單元的設(shè)計(jì)思路,通過仿真驗(yàn)證了子模塊邏輯功能和時(shí)序的正確性,對(duì)頂層文件做整體編譯和仿真,生成程序文件,下載到測(cè)向站系統(tǒng)的FPGA芯片中進(jìn)行系

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論