已閱讀1頁(yè),還剩75頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、平流層高空平臺(tái)高速率的中繼數(shù)據(jù)傳輸需要有高效的糾錯(cuò)碼技術(shù)來(lái)保障其通信的可靠性。準(zhǔn)循環(huán)(Quasi-Cyclic,QC)LDPC碼可以實(shí)現(xiàn)線性時(shí)間編碼,且存在高效的譯碼算法,有利于硬件設(shè)計(jì)實(shí)現(xiàn)。
本研究主要內(nèi)容包括:⑴基于LDPC碼基本原理,討論了生成矩陣的計(jì)算以及置信傳播的迭代譯碼算法,并給出了本系統(tǒng)中用到的(8176,7154)碼型的QC-LDPC碼的仿真結(jié)果。⑵根據(jù)生成矩陣的結(jié)構(gòu),F(xiàn)PGA設(shè)計(jì)并驗(yàn)證了155.52 Mb
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速率LDPC編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速LDPC編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 面向802.11ad的高速率ldpc編譯碼器實(shí)現(xiàn)
- LDPC編譯碼器的FPGA實(shí)現(xiàn)及性能測(cè)試.pdf
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 高速LDPC友編譯碼器的研究與實(shí)現(xiàn).pdf
- 多元LDPC碼高速編譯碼器研究.pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 偽隨機(jī)LDPC碼的編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 準(zhǔn)循環(huán)LDPC碼的編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 基于fpga的多元ldpc碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn)
- LDPC碼編譯碼器的硬件實(shí)現(xiàn).pdf
- 基于FPGA的QC-LDPC編譯碼器研究.pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- LDPC碼編譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼譯碼器FPGA實(shí)現(xiàn)研究.pdf
- 高速LDPC譯碼器的設(shè)計(jì)及實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼譯碼器的實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論