已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、本設計選題是基于與企業(yè)的一個合作項目,項目名稱是“集成電路設計工程師入職培訓”課程建設,主要工作是以RISC-CPU為實例,開發(fā)一個集成電路設計流程。 RISC即精簡指令集計算機(ReducedInstructionSetComputer)的縮寫。RISC與一般的CPU相比不僅只是簡化了指令系統(tǒng),而且是通過簡化指令系統(tǒng)使計算機的結構更加簡單合理,從而提高了運算速度。 本文對RISC-CPU的架構進行了探討,介紹了如何設計
2、RISC-CPU,并且立足于八位的RISC-CPU設計實例,以多種EDA工具——Cadence公司的NC-Verilog仿真工具,Synopsys公司的DesignCompiler邏輯綜合工具,Cadence公司的SOCEncounter布局布線工具,Mentor公司的Calibre版圖驗證工具協(xié)同設計,系統(tǒng)而全面地介紹了RISC=CPU設計實例從模塊劃分、設計輸入、功能仿真、邏輯綜合、時序仿真、布局布線到版圖驗證等各環(huán)節(jié)的流程和方法。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 八位RISC微控制器IP核設計.pdf
- 高速八位RISC微控制器內核設計.pdf
- 八位CPU IP核的研究與設計.pdf
- 一種八位RISC結構微控制器的設計與實現(xiàn).pdf
- 八位嵌入式RISC MCU IP核設計研究.pdf
- 64位RISC CPU的cache設計.pdf
- 八位MCU的UART設計.pdf
- 64位RISC CPU中指令的獲取.pdf
- 32位RISC CPU運算模塊的設計及可測性設計.pdf
- 一種八位MCU的設計.pdf
- 8位cpu設計及實現(xiàn)
- 八位MCU IP核的設計與應用.pdf
- 八位教學模型機的研究與設計.pdf
- 畢業(yè)設計----八位智力搶答器
- DAC基礎研究及八位DAC的設計.pdf
- 課程設計--八位十六進制頻率計
- 八位搶答器電子課程設計報告
- 基于八位微控制器的RTOS研究與實現(xiàn).pdf
- 八位二進制加法器
- 八位微處理器IP核設計與研究.pdf
評論
0/150
提交評論