

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文在對(duì)PIC16C57系統(tǒng)結(jié)構(gòu)、指令集和系統(tǒng)時(shí)序進(jìn)行仔細(xì)分析的基礎(chǔ)上,進(jìn)行了系統(tǒng)劃分和各模塊的RTL級(jí)代碼設(shè)計(jì)。整個(gè)微控制器系統(tǒng)被劃分成控制通路和數(shù)據(jù)通路兩部分,每個(gè)子模塊都進(jìn)行了精心的設(shè)計(jì),部分模塊還進(jìn)行了特別優(yōu)化。設(shè)計(jì)中嘗試使用DesignWare庫(kù)中的IP模塊對(duì)設(shè)計(jì)進(jìn)行了優(yōu)化,取得了顯著的效果;數(shù)據(jù)通道模型的設(shè)計(jì)使數(shù)據(jù)通道的設(shè)計(jì)變得簡(jiǎn)單快捷,ALU采用了低功耗設(shè)計(jì)方法;設(shè)計(jì)數(shù)據(jù)存儲(chǔ)器時(shí)考慮到布局布線時(shí)的總線扇出,采用了分級(jí)輸出思
2、想。在設(shè)計(jì)的驗(yàn)證方面,對(duì)FPGA原型技術(shù)進(jìn)行了深入的研究,制定了詳細(xì)的驗(yàn)證策略,搭建了FPGA驗(yàn)證硬件平臺(tái)。探討了Flash存儲(chǔ)器的在線編程問(wèn)題,利用FPGA實(shí)現(xiàn)了對(duì)Flash的在線編程;遵照FPGA原型實(shí)現(xiàn)流程對(duì)設(shè)計(jì)進(jìn)行了仿真、綜合和布局布線;對(duì)邊界掃描測(cè)試技術(shù)進(jìn)行了研究,開發(fā)了用于FPGA邊界掃描測(cè)試的軟件。在設(shè)計(jì)和驗(yàn)證的過(guò)程中,使用了一系列的EDA工具,包括Altium公司的ProtelDXP,SynopsyS公司的VCS和。De
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 八位微控制器IP核的研究與設(shè)計(jì).pdf
- 八位RISC微控制器IP核設(shè)計(jì).pdf
- 高速八位RISC微控制器內(nèi)核設(shè)計(jì).pdf
- 基于fpga的微控制器ip核研究與設(shè)計(jì)(1)
- 基于FPGA的微控制器IP核研究與設(shè)計(jì).pdf
- 基于八位微控制器的RTOS研究與實(shí)現(xiàn).pdf
- 八位微控制器中低耗技術(shù)研究與設(shè)計(jì).pdf
- 一種八位RISC結(jié)構(gòu)微控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 八位CPU IP核的研究與設(shè)計(jì).pdf
- 八位MCU IP核的設(shè)計(jì)與應(yīng)用.pdf
- 八位微處理器IP核設(shè)計(jì)與研究.pdf
- 8位RISC微控制器設(shè)計(jì)與驗(yàn)證.pdf
- usb2.0設(shè)備控制器ip核的設(shè)計(jì)與fpga驗(yàn)證
- 基于RISC結(jié)構(gòu)的微控制器IP核設(shè)計(jì).pdf
- 微控制器IP核的參數(shù)化設(shè)計(jì)方法研究.pdf
- DDR3內(nèi)存控制器的IP核設(shè)計(jì)及FPGA驗(yàn)證.pdf
- 面向微控制器的IP設(shè)計(jì).pdf
- 基于FPGA的GPIB控制器的IP核設(shè)計(jì).pdf
- 八位嵌入式RISC MCU IP核設(shè)計(jì)研究.pdf
- 帶有功能擴(kuò)展的8位微控制器的設(shè)計(jì)與驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論