基于Flat_Cell存儲結構的8位MCU設計.pdf_第1頁
已閱讀1頁,還剩60頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著科技的不斷發(fā)展,集成電路行業(yè)已經(jīng)在逐步的發(fā)展壯大,市場對各種電路的需求與日俱增,其中MCU(Micro Controller Unit)電路更是因為自身技術的升級,以及為應用帶來更加方便和簡單高效的功能實現(xiàn)得到市場的認可。8位MCU的設計目前已經(jīng)很成熟,雖然在不久的將來32位MCU市場無疑將超過8位MCU,但8位MCU仍具有強大的生命力。一方面,它們已經(jīng)把自己重塑成可綜合內核,另一方面,設計者也繼續(xù)探索在新應用中使用它們的途徑。它們

2、能否繼續(xù)生存取決于設計者能否迅速把8位MCU嵌入到其最新設計中。 芯片是基于Flat_Cell存儲結構的8位MCU電路,在總體設計方案確定之后,從技術指標出發(fā),對電路進行功能模塊劃分,再對各個功能模塊進行設計。在只讀存儲器(Read Only Memory,ROM)設計的時候,提出了一種新的結構:Flat_Cell存儲結構,由于Flat_Cell單元陣列設計在有源區(qū)上,是一種平面結構,單元間是靠PN結隔離,不存在場氧化層。這樣就

3、不會因為場區(qū)熱氧化雜質再分布而使溝道寬度減小,同時不會出現(xiàn)鳥嘴,也不會產(chǎn)生窄溝效應,因此使單元面積大大減小,集成密度更高,性能可靠,制造成本低。Flat_Cell技術的提出與應用使得ROM的技術指標得到了很大提高。輸入/輸出電路中靜電放電(Electrostatic Discharge,ESD)保護結構采用MOS(Metal-Oxide-Semiconductor)管結構,并進行了ESD測試,經(jīng)測試該結構可以抵抗2000V以上的ESD打

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論