已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、該課題的研究目的是開發(fā)微控制器PIC16C57的兼容微控制器.兼容微控制器利用PIC16C57的指令系統(tǒng),要做到與PIC16C57完全兼容.通過FPGA的驗證,時鐘頻率不能低于PIC16C57的最高時鐘頻率20MHZ.該文深入細致地研究了Microchip技術公司的微控制器PIC16C57的系統(tǒng)結構和指令系統(tǒng),發(fā)現通過改進PIC16C57的系統(tǒng)結構,能夠明顯提高工作頻率.經過多次的試驗驗證,提出了用兩級不分時流水結構代替PIC16C57
2、的兩級分時流水結構.另外把PIC16C57用兩個時鐘周期的完成對(SRAM)進行讀寫操作,在MCU中一個周期完成.避免對同一地址同時進行讀寫兩種操作的可能性,指令的執(zhí)行速度明顯比PIC16C57的速度快.該課題采用硬件描述語言Verilog HDL及自頂向下方法設計微控制器.電路源代碼完成并且通過功能仿真后,用Verilog HDL編寫的測試程序對電路源代碼進行測試.測試結果正確并通過時序仿真后,下載到FPGA上進行驗證.仿真驗證的結果
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的8位RISC MCU研究與設計.pdf
- RISC8位MCU的設計研究.pdf
- 8位RISC高性能MCU設計.pdf
- 8位RISC MCU軟核的設計.pdf
- 一款8位RISC MCU的設計.pdf
- 基于RISC結構的ASIP設計.pdf
- 4位RISC MCU IP軟核的設計研究.pdf
- 8位嵌入式RISC MCU IP核的設計.pdf
- 一種8 BIT RISC MCU內核的研究.pdf
- 八位嵌入式RISC MCU IP核設計研究.pdf
- 基于RISC結構的微控制器IP核設計.pdf
- 基于流水線結構的8位MCU設計.pdf
- 基于Flat_Cell存儲結構的8位MCU設計.pdf
- 基于RISC體系結構的處理器設計與RTL級實現.pdf
- 基于ASIP的參數可選RISC結構匯編器以及VLIW結構匯編器設計.pdf
- 基于fpga risc 結構8位微處理器的設計與仿真
- 基于SOC的MCU設計技術研究.pdf
- 基于Encounter的RISC_CPU后端設計研究.pdf
- 基于32位RISC體系結構的微處理器設計與研究.pdf
- 8位高速流水線結構MCU的設計.pdf
評論
0/150
提交評論