14bit 80MSPS流水線ADC中的增益數(shù)模單元(MDAC)研究與設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩65頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、增益數(shù)模單元(MDAC)作為流水線模數(shù)轉(zhuǎn)換器中的重要組成電路,其性能影響著整個(gè)系統(tǒng)的速度和精度,并且極大地制約著系統(tǒng)的功耗。隨著高速、高精度流水線模數(shù)轉(zhuǎn)換器的不斷發(fā)展,MDAC電路的性能越來(lái)越受到人們的關(guān)注。如何分配每級(jí)MDAC電路的轉(zhuǎn)換位數(shù)以及MDAC電路的設(shè)計(jì)是實(shí)現(xiàn)高精度流水線模數(shù)轉(zhuǎn)換器的關(guān)鍵。 論文介紹了MDAC電路在流水線模數(shù)轉(zhuǎn)換器中的功能和作用,闡述了MDAC電路的基本理論和工作過(guò)程,分析了影響速度、精度和功耗指標(biāo)的因

2、素,并說(shuō)明了相互關(guān)系。在此基礎(chǔ)上,論文對(duì)14bit模數(shù)轉(zhuǎn)換器作了系統(tǒng)設(shè)計(jì),確定了十級(jí)轉(zhuǎn)換器的系統(tǒng)架構(gòu)(第一級(jí)3.5bit,后8級(jí)為1.5bit,最后一級(jí)為3bit Flash量化器),并對(duì)每級(jí)的采樣電容作了優(yōu)化,以得到最小功耗。論文采用改進(jìn)的MDAC結(jié)構(gòu)、增益提高的兩級(jí)運(yùn)放和帶驅(qū)動(dòng)電路的Bootstrap采樣開(kāi)關(guān),基于CHRT 0.35μm 2P4M3.3V CMOS工藝實(shí)現(xiàn)了80MSPS 3.5bit的第一級(jí)MDAC電路,并設(shè)計(jì)了MD

3、AC電路的版圖。第一級(jí)3.5bit MDAC電路需要在80MHz時(shí)鐘頻率下達(dá)到12bit精度。論文還對(duì)流水線ADC算法作了分析,并得到溢出位的判斷方法。 通過(guò)Matlab程序測(cè)試,本文設(shè)計(jì)的系統(tǒng)結(jié)構(gòu)合理,溢出位判斷方式正確。用HSPICE對(duì)MDAC:?jiǎn)卧M(jìn)行仿真,結(jié)果表明,當(dāng)建立精度達(dá)到12bit時(shí)建立時(shí)間為4,4ns。當(dāng)輸入4.1796875MHz、擺幅0.125V正弦差分信號(hào),采樣頻率80MHz時(shí)得到輸出信號(hào)的SFDR 為8

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論