12bit 60Msps流水線ADC芯片設(shè)計(jì)與驗(yàn)證.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、目前,雖然現(xiàn)在已經(jīng)進(jìn)入后摩爾時代,但隨著集成電路工藝技術(shù)的進(jìn)步,電路的集成度越來越高,這樣極大地推進(jìn)了集成電路設(shè)計(jì)技術(shù)的發(fā)展。作為溝通模擬世界與數(shù)字處理器的橋梁,實(shí)現(xiàn)將模擬信號轉(zhuǎn)換成為數(shù)字信號,模數(shù)轉(zhuǎn)換器ADC(Analog-to-Digtal Converter)已經(jīng)成為了一個系統(tǒng)必不可少的部分,而且它的性能通常是整個系統(tǒng)的瓶頸。本文的目的是設(shè)計(jì)出應(yīng)用于全高清(1920×1080)逐行掃描視頻圖像傳感器中流水線ADC電路。
  

2、本文首先分析了ADC的基本原理,對常用的幾種ADC類型進(jìn)行基本的介紹和對比。然后具體對流水線 ADC進(jìn)行設(shè)計(jì),根據(jù)系統(tǒng)性能要求進(jìn)行指標(biāo)計(jì)算,其中包括每級電容大小的確定和運(yùn)放增益和帶寬的計(jì)算,并且用Simulink模型搭建進(jìn)行驗(yàn)證。為了實(shí)現(xiàn)信號的準(zhǔn)確量化,使用采樣保持電路,將連續(xù)變化的模擬信號通過一定周期時間間隔的采樣;設(shè)計(jì)增益自舉運(yùn)放提高信號建立的線性度;采用每級1.5位精度的流水線結(jié)構(gòu)實(shí)現(xiàn)冗余編碼,來降低比較器失調(diào)電壓對精度的影響,并

3、同時提出一種新型的消除靜態(tài)功耗的預(yù)放大比較器結(jié)構(gòu)。通過與傳統(tǒng)的鎖存比較器和多級比較器對比體現(xiàn)這種比較器的性能優(yōu)勢。然后對流水線ADC版圖設(shè)計(jì)方案和要點(diǎn)進(jìn)行闡述,該流水線ADC芯片采用華力55nm CMOS工藝進(jìn)行版圖設(shè)計(jì),對后仿真結(jié)果進(jìn)行快速傅里葉變換分析得到動態(tài)參數(shù)SFDR為88.57dB,SNR為72.51 dB,SNDR為72.3dB,ENOB為11.72bits。
  最后對流片回來的流水線ADC芯片設(shè)計(jì)測試方案并進(jìn)行測試

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論