高精度多路實(shí)時(shí)可編程信號(hào)源設(shè)計(jì)及關(guān)鍵技術(shù)研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩94頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、高精度多路實(shí)時(shí)可編程信號(hào)源旨在提供多路、多種信號(hào)形式的高精度模擬信號(hào)。 在本課題中有針對(duì)性地提出了一種信號(hào)源實(shí)現(xiàn)方法:結(jié)合DDS原理利用高精度D/A轉(zhuǎn)換器構(gòu)建波形重構(gòu)電路,用電子開(kāi)關(guān)實(shí)現(xiàn)多路切換,利用USB總線將計(jì)算機(jī)與測(cè)試臺(tái)相連可完成波形數(shù)據(jù)的實(shí)時(shí)下載,實(shí)現(xiàn)了信號(hào)源的實(shí)時(shí)可編程。在設(shè)計(jì)中,利用單片機(jī)集成的高精度A/D構(gòu)建了反饋?zhàn)詸z模塊,建立了一個(gè)閉環(huán)控制系統(tǒng),有效地改善了系統(tǒng)的整體精度。該方法有效結(jié)合了DDS原理,將單片機(jī)技術(shù)

2、、FPGA技術(shù)等進(jìn)行了有機(jī)的結(jié)合,使其充分發(fā)揮了各自的優(yōu)點(diǎn)。 在進(jìn)行硬件設(shè)計(jì)前期對(duì)影響信號(hào)幅值輸出精度的因素進(jìn)行了詳細(xì)的理論分析與量化描述。根據(jù)以上分析,在確定了硬件設(shè)計(jì)方案后,分別對(duì)關(guān)鍵電路的主要誤差進(jìn)行了估算,并通過(guò)電路上的一些技巧及降噪技術(shù)來(lái)保證其誤差盡量小。之后對(duì)系統(tǒng)誤差進(jìn)行了估算,并保證所估算的系統(tǒng)誤差在最終誤差要求的70%以內(nèi)。 在軟件方面,模塊化了各單元要實(shí)現(xiàn)的功能,深入分析了計(jì)算機(jī)與單片機(jī)以及單片機(jī)與FP

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論