版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、磁通門(mén)磁強(qiáng)計(jì)是一種基于軟磁材料磁化飽和時(shí)的非線性特性而工作的磁傳感器,它在軍事應(yīng)用和民用方面都有著廣闊的發(fā)展和應(yīng)用前景。
本論文在分析磁通門(mén)磁強(qiáng)計(jì)工作原理的基礎(chǔ)上,通過(guò)對(duì)磁通門(mén)系統(tǒng)進(jìn)行功耗分析,得出磁通門(mén)系統(tǒng)功耗可以分成探頭功耗與芯片功耗兩部分;再根據(jù)磁通門(mén)探頭輸出特性,決定采用二次諧波法作為磁通門(mén)接口電路的信號(hào)選擇方法。磁通門(mén)的接口電路分為激磁電路、檢測(cè)電路兩部分。在激磁電路部分采用低頻階梯波作為激磁信號(hào),可以降低探頭上消耗
2、的功耗。檢測(cè)電路主要以濾波、放大和相敏檢波為主,其中使用了大量的運(yùn)算放大器,這是檢測(cè)部分功耗的主要來(lái)源。通過(guò)采用低功耗運(yùn)放結(jié)構(gòu),可以有效地降低芯片功耗。本文還建立了可以模擬磁芯磁滯回特性的磁通門(mén)探頭 Spice電學(xué)模型;完成了低功耗磁通門(mén)磁強(qiáng)計(jì)接口ASIC單元設(shè)計(jì),并且采用0.5μm CMOS工藝參數(shù)對(duì)接口電路進(jìn)行了前仿真、版圖設(shè)計(jì)和后仿真。
最后,論文介紹了低功耗磁通門(mén)磁強(qiáng)計(jì)接口 ASIC的版圖設(shè)計(jì)。因?yàn)榻涌陔娐窞閿?shù)字和模擬
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 方波激勵(lì)磁通門(mén)接口ASIC設(shè)計(jì).pdf
- 三端式磁通門(mén)傳感器接口ASIC設(shè)計(jì).pdf
- 磁通門(mén)傳感器及其接口ASIC芯片研究.pdf
- 閉環(huán)磁強(qiáng)計(jì)接口ASIC特性研究.pdf
- 磁場(chǎng)反饋式磁通門(mén)磁強(qiáng)計(jì)研究.pdf
- 低功耗閉環(huán)加速度計(jì)接口ASIC設(shè)計(jì).pdf
- 基于多孔軟磁薄膜的微型磁通門(mén)低功耗技術(shù)研究.pdf
- 低功耗數(shù)字加速度計(jì)接口ASIC芯片設(shè)計(jì).pdf
- 磁通門(mén)磁強(qiáng)計(jì)的反饋線圈設(shè)計(jì)及磁芯溫度效應(yīng)研究.pdf
- 低功耗ASIC物理設(shè)計(jì)方法研究及其應(yīng)用.pdf
- 低功耗復(fù)合邏輯門(mén)設(shè)計(jì).pdf
- 糾錯(cuò)碼的ASIC設(shè)計(jì)及低功耗設(shè)計(jì)研究.pdf
- SerDes接口電路中transmitter模塊的低功耗設(shè)計(jì).pdf
- 超寬帶(UWB)系統(tǒng)關(guān)鍵模塊的ASIC設(shè)計(jì)和低功耗優(yōu)化.pdf
- 低功耗半雙工RS-485接口芯片的設(shè)計(jì).pdf
- 低功耗物理設(shè)計(jì).pdf
- 基于0.35μmsige工藝的低功耗復(fù)數(shù)乘法器asic芯片設(shè)計(jì)
- 支持SPI接口的低功耗RFID IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- 手持式數(shù)字示波器軟件低功耗與USB接口設(shè)計(jì).pdf
- 超低功耗無(wú)磁熱能表的研制.pdf
評(píng)論
0/150
提交評(píng)論