版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、Cache 即高速緩存,是位于CPU和主存之間的規(guī)模小、速度快的存儲(chǔ)器。當(dāng)CPU讀取數(shù)據(jù)或指令時(shí),它同時(shí)將讀取到的數(shù)據(jù)和指令保存到Cache中。這樣,當(dāng)CPU要第二次對(duì)該數(shù)據(jù)或指令進(jìn)行操作時(shí),可以直接對(duì)Cache進(jìn)行操作。由于Cache速度和CPU相當(dāng),CPU能在零等待的情況下迅速完成操作,這就是Cache的基本原理。 與桌面計(jì)算機(jī)不同,嵌入式計(jì)算機(jī)系統(tǒng)專門服務(wù)于特定需求,一般要求低成本、低功耗、輕型、高性能、高可靠性及可配置性
2、。隨著信息技術(shù)的發(fā)展,為滿足高速信息處理和復(fù)雜智能控制的要求,嵌入式系統(tǒng)需要不斷提升自身性能。嵌入式處理器是嵌入式系統(tǒng)的核心,提升它的性能可以很大程度地提高整個(gè)系統(tǒng)的性能。 在嵌入式微處理器中,ARM處理器以其高性能、低功耗的特點(diǎn)成為應(yīng)用最廣泛的處理器。ARM7TDMI是應(yīng)用最為廣泛的AIM系列處理器之一,其本身是不帶Cache的。與同為ARM7系列的處理器ARM720T相比,二者性能相差較大,原因是ARM720T外嵌了Cach
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于ARM7TDMI的JTAG調(diào)試設(shè)計(jì).pdf
- 基于ARM7TDMI的uClinux移植.pdf
- 基于ARM7TDMI內(nèi)核嵌入式開(kāi)發(fā)平臺(tái)的開(kāi)發(fā).pdf
- 基于arm7tdmi的μclinux內(nèi)核移植的proteus仿真
- 基于ARM7TDMI平臺(tái)下數(shù)字信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- ARM7TDMI的uClinux移植及在遠(yuǎn)程監(jiān)控系統(tǒng)中的應(yīng)用.pdf
- 基于ARM7TDMI和uClinux的嵌入式MPEG4網(wǎng)絡(luò)視頻終端.pdf
- 基于ARM7TDMI的便攜式圍護(hù)結(jié)構(gòu)含水率測(cè)試儀的研制.pdf
- ARM7TDMI微處理器體系結(jié)構(gòu)分析和數(shù)據(jù)通路設(shè)計(jì).pdf
- 基于ARM7TDMI和uClinux的嵌入式MPEG4網(wǎng)絡(luò)視頻終端軟件系統(tǒng)的構(gòu)建.pdf
- 基于ARM7TDMI和uClinux的嵌入式MPEG4網(wǎng)絡(luò)視頻終端及服務(wù)器.pdf
- 基于ARM7TDMI-S芯片的嵌入式協(xié)議轉(zhuǎn)換的研究.pdf
- 基于VMM的二級(jí)Cache的設(shè)計(jì)及驗(yàn)證.pdf
- 基于ARM的PCI北橋設(shè)計(jì)與驗(yàn)證.pdf
- 基于多總線可重構(gòu)處理器的L2Cache的設(shè)計(jì)與驗(yàn)證.pdf
- 片上共享Cache的參數(shù)化設(shè)計(jì)及驗(yàn)證.pdf
- 基于ARM11的MMC驗(yàn)證測(cè)試平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于arm7的gui設(shè)計(jì)
- DSP處理器中數(shù)據(jù)Cache的設(shè)計(jì)和驗(yàn)證.pdf
- 基于ARM7核的SoC芯片軟硬件協(xié)同驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論