2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本課題來源于某水下目標定位系統(tǒng)項目,該系統(tǒng)是一套基于浮標陣的長基線水聲定位系統(tǒng),能夠?qū)崿F(xiàn)對水下多個目標的跟蹤定位。論文圍繞浮標電子系統(tǒng)中的信號處理及存儲平臺的設計與實現(xiàn)展開工作,該平臺負責采集和處理水聽器輸出的信號,實現(xiàn)目標信號的檢測和時延估計,同時,具有原始數(shù)據(jù)、中間結(jié)果存儲和數(shù)據(jù)回傳功能。
  論文首先對平臺的設計需求進行了分析,從信號處理運算量、接口設計、存儲容量、數(shù)據(jù)傳輸和抗干擾、低功耗設計等方面進行了闡述,為平臺設計提供

2、了依據(jù)。在此基礎(chǔ)上,提出了信號處理及存儲平臺的設計方案,采用DSP+FPGA的架構(gòu),由DSP負責完成水聲信號的實時處理和時延估計,F(xiàn)PGA完成信號采集、數(shù)據(jù)的分發(fā)和存儲,及接口擴展。原始數(shù)據(jù)存儲采用FPGA+NAND Flash方案,中間結(jié)果保存采用DSP+Flash方案,DSP和FPGA之間通過多通道緩沖串口McBSP進行通信。給出了核心器件的選型及主要指標。根據(jù)系統(tǒng)的工作需求,將信號的存儲和處理功能分置在兩塊電路板上實現(xiàn),通過底板進

3、行數(shù)據(jù)傳輸。
  論文中完成了硬件電路的設計及實現(xiàn),主要分為信號調(diào)理模塊、FPGA外圍電路、DSP最小系統(tǒng)和供電管理四個部分,對各部分的功能和設計思路進行了詳細闡述。在硬件平臺完成的基礎(chǔ)上,進行了部分軟件的設計和調(diào)試工作,包括對 DSP外設的管理和FPGA邏輯的設計。DSP外設管理是通過對McBSP、DMA、EDMA3寄存器的配置,以實現(xiàn)對數(shù)據(jù)和指令的接收和發(fā)送;FPGA邏輯開發(fā)采用模塊化設計思想,完成了采樣控制模塊、數(shù)據(jù)傳輸模塊

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論