

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、數(shù)字電視作為第三代電視標(biāo)準(zhǔn),已成為世界高技術(shù)競爭的焦點(diǎn)。正交幅度調(diào)制(QAM)是目前數(shù)字電視信號的主要調(diào)制方式,在數(shù)字電視信號的傳輸過程中,為了避免傳輸信號能量過于集中,同時也為了傳輸信號能夠提供足夠的定時信息,在信源發(fā)送端對傳輸信號進(jìn)行隨機(jī)化處理,以改變原有數(shù)據(jù)序列的統(tǒng)計(jì)特性,使之具有偽隨機(jī)特性。在接收端,則進(jìn)行相反的運(yùn)算過程,從而恢復(fù)出原來的數(shù)字序列。這樣的一對過程分別稱為“加擾”和“解擾”。本文研究重點(diǎn)是設(shè)計(jì)DVB-C接收機(jī)QAM
2、解調(diào)芯片中解擾電路及其ASIC實(shí)現(xiàn)。 本文介紹了DVB-C標(biāo)準(zhǔn)的結(jié)構(gòu)和性能,研究了QAM調(diào)制解調(diào)系統(tǒng)的基本架構(gòu)。深入討論了加解擾技術(shù)所依據(jù)的偽隨機(jī)序列理論,以及在解擾實(shí)現(xiàn)中需要的幀同步技術(shù)。在此基礎(chǔ)上,分析了解擾電路串行和并行結(jié)構(gòu)的優(yōu)缺點(diǎn),討論了實(shí)現(xiàn)解擾電路幀同步問題。根據(jù)DVB-C系統(tǒng)對解擾電路的要求,最終確定解擾電路的設(shè)計(jì)方案。論文重點(diǎn)設(shè)計(jì)了解擾電路的總體架構(gòu)及其各功能模塊,并且設(shè)計(jì)了FEC模塊的幀同步電路。解擾電路采用反饋
3、移位寄存器結(jié)構(gòu),利用矩陣法來實(shí)現(xiàn)解擾電路的并行化處理。解擾電路的幀同步通過搜索在MPEG-2數(shù)據(jù)流中的同步字節(jié)來實(shí)現(xiàn)。解擾電路與解交織、RS糾錯電路組成FEC(前向糾錯)模塊,F(xiàn)EC模塊也需要實(shí)現(xiàn)幀同步。在算法到電路的實(shí)現(xiàn)中,通過算法優(yōu)化、邏輯化簡、時分復(fù)用等方法,實(shí)現(xiàn)了速度、面積和功耗的折衷。 整個解擾模塊采用Verilog語言進(jìn)行描述,經(jīng)ModelSim軟件仿真,用Design Compiler 2004.06進(jìn)行邏輯綜合,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- QAM解調(diào)芯片中初始解調(diào)電路的設(shè)計(jì)及實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中碼元同步電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中載波恢復(fù)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中載波恢復(fù)電路的設(shè)計(jì)與VLSI實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中RS解碼的設(shè)計(jì)與實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中卷積解交織的設(shè)計(jì)與實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中盲均衡器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中的自適應(yīng)盲均衡電路設(shè)計(jì).pdf
- QAM解調(diào)芯片中Reed-Solomon譯碼的設(shè)計(jì)與VLSI實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中匹配插值濾波器設(shè)計(jì)與實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中自適應(yīng)均衡器的研究與實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中Reed-Solomon解碼模塊的設(shè)計(jì).pdf
- QAM解調(diào)芯片中AGC的數(shù)-?;旌峡刂骗h(huán)路的設(shè)計(jì).pdf
- DVB-S接收芯片中數(shù)字解調(diào)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- ABS-S信道解調(diào)芯片中AGC的研究與實(shí)現(xiàn).pdf
- ABS-S信道解調(diào)芯片中的頻偏估計(jì)設(shè)計(jì)及實(shí)現(xiàn).pdf
- ATSC-8VSB接收芯片中數(shù)字解調(diào)的設(shè)計(jì)和實(shí)現(xiàn).pdf
- BOOST芯片中關(guān)鍵電路的設(shè)計(jì).pdf
- MIMO-OFDM調(diào)制解調(diào)電路芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- 64QAM解調(diào)模塊的設(shè)計(jì)與實(shí)現(xiàn)驗(yàn)證.pdf
評論
0/150
提交評論