已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、上海交通大學碩士學位論文基于0.18umBCD工藝的邏輯EEPROMIP核的設(shè)計與驗證碩士研究生:李國強學號:1122102050導師:王琴博士副導師:黃慶豐博士申請學位:工程碩士學科:集成電路工程所在單位:微電子學院答辯日期:2015年5月23日授予學位單位:上海交通大學上海交通大學碩士學位論文II上海交通大學上海交通大學學位論文原創(chuàng)性聲明學位論文原創(chuàng)性聲明本人鄭重聲明:所呈交的學位論文《基于0.18umBCD工藝的邏輯EEPROMI
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于0.18umbcd的25vldmos的設(shè)計
- 0.18um低功耗串行eepromip設(shè)計
- 基于0.18μmcmos邏輯器件的85微縮工藝的實現(xiàn)
- 基于0.18μmcmos工藝pipelinedadc的研究與設(shè)計
- dsticmp工藝在0.18微米邏輯芯片的應(yīng)用
- 基于51核的SOC物理設(shè)計與驗證.pdf
- 基于0.18μmcmos工藝的比較器設(shè)計
- 基于APB的UARTIP核設(shè)計與UVM驗證.pdf
- 基于SoC的IP軟核設(shè)計與驗證.pdf
- 基于FPGA的核間高速接口的設(shè)計與驗證.pdf
- 基于ULPI接口的USB IP核設(shè)計與驗證.pdf
- 0.18微米邏輯生產(chǎn)流程與工藝控制監(jiān)控
- 基于APB總線的接口IP核設(shè)計與驗證.pdf
- 基于0.18μmcmos工藝dcdc轉(zhuǎn)換電路的設(shè)計
- 基于RapidIO系統(tǒng)互連協(xié)議的邏輯設(shè)計與驗證.pdf
- 基于APB總線的SPI接口IP核的設(shè)計與驗證.pdf
- 基于0.18μmcmos工藝的6位高速dac研究與設(shè)計
- 基于VMM的數(shù)字簽名IP核的設(shè)計與驗證.pdf
- 基于YAK SOC的接口IP軟核設(shè)計與驗證.pdf
- 基于FPGA的8051IP核的設(shè)計與驗證研究.pdf
評論
0/150
提交評論