2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩11頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、<p><b>  課程設(shè)計(jì)報(bào)告</b></p><p>  設(shè)計(jì)題目:基于FPGA的交通燈控制 </p><p>  專 業(yè) </p><p>  班 級(jí) </p><p>  學(xué) 號(hào)

2、 </p><p>  學(xué)生姓名 </p><p>  指導(dǎo)教師 </p><p>  設(shè)計(jì)時(shí)間 </p><p>  教師評(píng)分 </p><

3、p>  2012年12月14日</p><p><b>  目 錄</b></p><p><b>  1、概述1</b></p><p><b>  1.實(shí)驗(yàn)?zāi)康?</b></p><p>  1.2課程設(shè)計(jì)的組成部分1</p><p>

4、  2、交通燈設(shè)計(jì)的內(nèi)容2</p><p><b>  3、總結(jié)5</b></p><p>  3.1課程設(shè)計(jì)進(jìn)行過程及步驟5</p><p>  3.2體會(huì)收獲及建議9</p><p><b>  4、教師評(píng)語9</b></p><p><b>  5、

5、成績(jī)9</b></p><p><b>  1、概述</b></p><p><b>  1.實(shí)驗(yàn)?zāi)康?lt;/b></p><p> ?。?)熟悉利用QuartursⅡ開發(fā)數(shù)字電路的基本流程和QuartursⅡ軟件的相關(guān)操作。</p><p> ?。?)掌握基本的設(shè)計(jì)思路,軟件環(huán)境參數(shù)配置

6、,仿真,管腳分配,利用JTAG/AS進(jìn)行下載等基本操作。</p><p> ?。?)了解VerilogHDL語言設(shè)計(jì)或原理圖設(shè)計(jì)方法。</p><p> ?。?)通過本知識(shí)點(diǎn)的學(xué)習(xí),了解交通燈的工作原理,掌握其邏輯功能及設(shè)計(jì)方法。</p><p>  1.2課程設(shè)計(jì)的組成部分</p><p><b> ?。?)系統(tǒng)功能:</b

7、></p><p>  實(shí)現(xiàn)十字路口的交通燈顯示。</p><p><b> ?。?)系統(tǒng)要求:</b></p><p>  a. 要求控制南北、東西方向各3個(gè)燈(紅、黃、綠)的亮滅;</p><p>  b. 用LED0-LED5六個(gè)燈來代表紅綠燈,其中LED0-LED2表示南北方向的紅,黃,綠燈,LED3-LE

8、D5表示東西方向的紅,黃,綠燈。</p><p>  c. 要求南北方向紅燈亮5秒,同時(shí)東西方向綠燈亮3秒,綠燈結(jié)束后,東西方向黃燈亮2秒。轉(zhuǎn)東西紅燈亮5秒,同時(shí)南北綠燈亮3秒,綠燈結(jié)束后,南北黃燈亮2秒,一直循環(huán)。</p><p><b> ?。?)引腳分配:</b></p><p>  2、交通燈設(shè)計(jì)的內(nèi)容</p><p

9、><b>  主程序</b></p><p>  module jtd(clk,led);</p><p>  input clk; </p><p>  output[7:0]led; </p><p>  reg[7:0]led; </p><p>  reg[4

10、:0]state; </p><p>  always @ (posedge clk)</p><p>  begin state = state + 5'b00001; </p><p>  case(state) </p><p>  5'b00000:led<=8'b00001001;</p>

11、<p>  5'b00001:led<=8'b00100001; //南北紅燈亮5秒,東西綠燈亮3秒,在轉(zhuǎn)東西黃燈2秒</p><p>  5'b00010:led<=8'b00000000;</p><p>  5'b00011:led<=8'b00100001;</p><p>  5

12、'b00100:led<=8'b00000000;</p><p>  5'b00101:led<=8'b00100001;</p><p>  5'b00110:led<=8'b00000000;</p><p>  5'b00111:led<=8'b00010001; <

13、;/p><p>  5'b01000:led<=8'b00000000;</p><p>  5'b01001:led<=8'b00010001; </p><p>  5'b01010:led<=8'b00000000;</p><p>  5'b01011:led<

14、;=8'b00001100; //東西紅燈亮5秒,南北綠燈亮3秒,在轉(zhuǎn)南北黃燈2秒</p><p>  5'b01100:led<=8'b00000000;</p><p>  5'b01101:led<=8'b00001100; </p><p>  5'b01110:led<=8'b000

15、00000; </p><p>  5'b01111:led<=8'b00001100; </p><p>  5'b10000:led<=8'b00000000;</p><p>  5'b10001:led<=8'b00001010; </p><p>  5'

16、b10010:led<=8'b00000000;</p><p>  5'b10011:led<=8'b00001010; </p><p>  5'b10100:led<=8'b00000000;</p><p>  default:state=5'b00000;</p><p&

17、gt;<b>  endcase</b></p><p><b>  end</b></p><p><b>  endmodule</b></p><p>  分頻器部分 ,獲得便于試驗(yàn)觀察的時(shí)鐘信號(hào)</p><p>  module fpq(clk_out,clk_in);

18、 </p><p>  input clk_in; </p><p>  output clk_out; </p><p>  reg clk_out; </p><p>  reg[25:0] counter; //50_000_000=1011_1110_1011_1100_0010_0000_00 </p><

19、;p>  parameter cnt=25_000_00; // 50MHz is the sys clk,50_000_000=2FAF080</p><p>  always @(posedge clk_in) </p><p><b>  begin</b></p><p>  counter<=counter+1

20、;</p><p>  if(counter==cnt/2-1) </p><p><b>  begin </b></p><p>  clk_out<=!clk_out; </p><p>  counter<=0; </p><p><b>  end </

21、b></p><p><b>  end</b></p><p><b>  endmodule</b></p><p><b>  3、總結(jié)</b></p><p>  3.1課程設(shè)計(jì)進(jìn)行過程及步驟</p><p>  a. 用Quartus I

22、I 8.0 (32-Bit)軟件建立工程:</p><p>  b.在工程建立好后,再建立verilog HDL file</p><p>  c.建好verlog HDL file 后,在里面寫入兩個(gè)程序(一個(gè)主程序,一個(gè)子程序),將寫好的程序保存,并編譯,確定沒有錯(cuò)誤后,輸入引腳分配。</p><p>  d.分別將兩個(gè)程序轉(zhuǎn)化成symbol文件(頂層實(shí)體名要和

23、建工程時(shí)的工程名一致,否則編譯時(shí)將會(huì)出現(xiàn)錯(cuò)誤)</p><p>  e.兩個(gè)程序轉(zhuǎn)成symbol文件后,建立Block Diagrm/Schematic File</p><p>  f.建立好Block Diagrm/Schematic File后將轉(zhuǎn)化好的symbol加載到Block Diagrm/Schematic File中,將線連接好,對(duì)輸入,輸出命名,進(jìn)行全編譯。</p&

24、gt;<p>  g. 在全編譯沒有錯(cuò)誤之后,將.Sof文件加載到開發(fā)試驗(yàn)箱上。</p><p>  h. 觀察試驗(yàn)箱上的led燈,亮滅情況。</p><p>  3.2體會(huì)收獲及建議</p><p>  通過這次交通燈課程設(shè)計(jì)使我懂得了理論與實(shí)際相結(jié)合是很重要的,只有理論是遠(yuǎn)遠(yuǎn)不夠的,只有把所學(xué)的理論知識(shí)與實(shí)踐結(jié)合起來,從理論中得出結(jié)論,才能真真的為

25、社會(huì)服務(wù),從而提高自己的實(shí)際動(dòng)手能力和獨(dú)立思考能力。</p><p>  總的來說,整體的設(shè)計(jì)模塊還是成功的,在設(shè)計(jì)中遇到很多問題,最后在同學(xué)的幫助下,終于迎刃而解,有點(diǎn)小小的成就感,終于覺得平時(shí)所學(xué)的知識(shí)有了是幾點(diǎn)用途和價(jià)值。達(dá)到了理論與實(shí)際結(jié)合的目的,不僅學(xué)到了知識(shí),還鍛煉了自己。所以說這次課程設(shè)計(jì)對(duì)我來說算是有重大意義的。</p><p><b>  3.3參考資料<

26、/b></p><p>  1、百度、搜狗等搜索引擎的搜索結(jié)果(網(wǎng)絡(luò)參考)</p><p>  2、數(shù)字邏輯設(shè)計(jì)與實(shí)踐</p><p>  3、數(shù)字電路及系統(tǒng)設(shè)計(jì)</p><p><b>  4、教師評(píng)語</b></p><p><b>  5、成績(jī) </b><

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論