數字電子技術基礎課程設計報告-- 智力競賽搶答器_第1頁
已閱讀1頁,還剩18頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、<p><b>  本科生課程設計</b></p><p>  題 目: 智力競賽搶答器 </p><p>  課 程: 數字電子技術基礎 </p><p>  專 業(yè): 電氣工程及其自動化 </p><p>  班

2、 級: 電氣XXXX班 </p><p>  學 號: XXXXXX </p><p>  姓 名: XXXXXX </p><p>  指導教師: XXX </p>

3、<p>  完成日期: 2012.XXXX </p><p><b>  總 目 錄</b></p><p>  第一部分:任務書 </p><p>  第二部分:課程設計報告</p><p><b>  第 一 部 分</b></p>

4、;<p><b>  任</b></p><p><b>  務</b></p><p><b>  書</b></p><p>  《數字電子技術基礎》課程設計任務書</p><p><b>  一、課程設計的目的</b></p>

5、;<p>  本課程是在學完《數字電子技術基礎》、《數字電子技術實驗》之后,集中兩周時間,進行的復雜程度較高、綜合性較強的設計課題的實做訓練。主要包括:方案論證、系統(tǒng)電路分析、單元功能電路設計、元器件選擇、安裝調試、計算機輔助設計、系統(tǒng)綜合調試與總結等。使學生在《數字電子技術》基本知識、實踐能力和綜合素質、創(chuàng)新意識、水平諸方面得到全面提高,為后續(xù)課程的學習,為培養(yǎng)應用型工程技術人才打下重要基礎。通過本課程設計可培養(yǎng)和提高學

6、生的科研素質、工程意識和創(chuàng)新精神。真正實現了理論和實際動手能力相結合的教學改革要求。</p><p><b>  二、課程設計的要求</b></p><p>  1、加強對電子技術電路的理解,學會查尋資料、方案比較,以及設計計算等環(huán)節(jié),進一步提高分析解決實際問題的能力。</p><p>  2、獨立開展電路實驗,鍛煉分析、解決電子電路問題的實際

7、本領,真正實現由知識向技能的轉化。</p><p>  3、獨立書寫課程設計報告,報告應能正確反映設計思路和原理,反映安裝、調試中解決各種問題。</p><p>  三、課程設計進度安排</p><p>  1、方案設計;(一天)</p><p>  根據設計任務書給定的技術指導和條件,進行調查研究、查閱參考文獻,進行反復比較和可行性論證,確

8、定出方案電路,畫出主要單元電路,數據通道,輸入、輸出及重要控制信號概貌的框圖。</p><p>  學習EDA開發(fā)工具:(半天)</p><p>  學習MUXPLUS開發(fā)工具,學習CPLD器件的開發(fā)方法。</p><p>  各單元電路設計:(一天半) </p><p>  根據方案設計框圖,用原理圖法或者VHDL語言設計個單元模塊,并進行

9、仿真測試。</p><p>  用Top to Down的方法完成系統(tǒng)頂層原理圖的設計:(1天)</p><p>  用Top to Down的方法完成系統(tǒng)頂層原理圖的設計,并進行系統(tǒng)整體功能的仿真。</p><p><b>  電路制作:(半天)</b></p><p>  熟悉試驗系統(tǒng),完成對CPLD器件的編程下載,

10、根據設計的電路完成硬件電路的搭接,調試實驗。</p><p><b>  總結鑒定:(半天)</b></p><p>  考核樣機是否全面達到現定的技術指標,能否長期可靠地工作,并寫出設計總結報告。</p><p><b>  四、設計題目及內容</b></p><p><b>  智力競

11、賽搶答器</b></p><p>  (1)、搶答器為四路;</p><p>  (2)、顯示出最先搶答器的號碼;</p><p> ?。?)、帶裁判員啟動控制按鈕;</p><p>  (4)、裁判員啟動后,30秒后無組搶答,搶答器停止工作(應顯示30秒遞減時間)。</p><p><b>  

12、五、設計要求</b></p><p>  用可編程器件(FPGA/CPLD)設計出所要求的電路;</p><p>  在EDA編程實驗箱上編程、調試出所設計的電路。</p><p>  寫出設計、調試、總結報告。</p><p><b>  六、使用儀器設備</b></p><p> 

13、 穩(wěn)壓電源(±5V,±15V);</p><p><b>  實驗電路箱;</b></p><p><b>  低頻信號發(fā)生器;</b></p><p><b>  示波器</b></p><p>  PC機(裝有MAX+PLUSII軟件);</p&g

14、t;<p>  YDND1型數字電子綜合實驗系統(tǒng)等。</p><p><b>  七、參考文獻</b></p><p>  1、“模擬電子技術基礎”和“數字電子技術基礎”教材;</p><p>  2、有關“電子技術課程設計指導書”;</p><p>  3、“集成電路特性應用手冊”;</p>

15、<p><b>  EDA技術使用教程</b></p><p><b>  其他。</b></p><p>  八、設計總結報告主要內容</p><p><b>  任務及要求;</b></p><p>  系統(tǒng)整體框圖及方案特點;</p><p

16、><b>  可編程器件概述;</b></p><p>  各單元模塊的設計(原理圖設計或者VHDL程序設計)及仿真結果說明 (應結合系統(tǒng)整體框圖寫);</p><p>  頂層原理圖的設計及說明;</p><p>  頂層原理圖的仿真結果及說明;</p><p>  CPLD器件的編程下載;</p>

17、<p><b>  硬件電路的實現;</b></p><p>  實驗結果分析(給出必要的波形,進行測量精度和誤差分析);</p><p>  10、設計、調試中出現問題的解決;</p><p>  11、改進意見及收獲體會等。</p><p><b>  第 二 部 分</b><

18、/p><p><b>  課</b></p><p><b>  程</b></p><p><b>  設</b></p><p><b>  計</b></p><p><b>  報</b></p>

19、;<p><b>  告</b></p><p><b>  目 錄</b></p><p>  1 設計任務及要求…………….……………………………………….….…….(19)</p><p>  2 系統(tǒng)總體設計方案………………………………………….………………(19)</p><

20、;p>  2.1 總體設計方案…………………………………………..………..………….….….(19)</p><p>  2.2 方案特點…………………………………………………..………..…………..…(20)</p><p>  3 控制電路設計…………………………………...…………………………..(20)</p><p>  3.1 控制電路基本原理

21、……………………………..………..………………………...(20)</p><p>  3.2 參數計算………..……………….………………………………………………...(22)</p><p>  3.3 器件選型…………………….……………………………………………………(22)</p><p>  4 振蕩電路設計………………………...……………………………

22、..………(22)</p><p>  4.1振蕩電路設計基本原理…………………………………..………..……………....(22)</p><p>  5 計數電路器設計………………………...……………………………..……(22)</p><p>  5.1計數電路器設計基本原理……………………………..………..……………..…..(22)</p>

23、<p>  5.2參數計算………….………………………………………………………………..(23)</p><p>  5.3器件選型……………………….…………………………………………….…..(23)</p><p>  6 譯碼顯示電路設計………………………...…………………………….…(23)</p><p>  6.1譯碼顯示電路工作原理……

24、…………………………..………..…………..……..(23)</p><p>  6.2參數計算………….……………………………….………………………………..(24)</p><p>  6.3器件選型……………………….…………………………………….…………..(24)</p><p>  7系統(tǒng)整體電路設計………………………...…………………………………(

25、24)</p><p>  7.1電路說明…………………………………..………..…………….………..………..(24)</p><p>  8 電路調試……………………………………………………………………..(25)</p><p>  8.1振蕩電路調試及實驗結果分析………………………...……………………….…..(25)</p><p&

26、gt;  8.2 計數電路調試及實驗結果分析……………………………………..……………...(25)</p><p>  8.3 系統(tǒng)聯調及其結果分析……………………….…………………………………(25)</p><p>  9 改進意見及收獲體會…………………………………...……………………(26)</p><p>  10 器件明細清單………………………………

27、…………...…………………(26)參考文獻……………………………………….……………………………….(27)</p><p>  附錄………………………………………………………………………….……(28)</p><p>  設計成果展示…………………………………………………………………...(28)</p><p><b>  1 設計任務及要求<

28、;/b></p><p>  該電路的根本任務時準確的判斷出第一搶答者的信號并將其鎖存。實現這一功能可用觸發(fā)器和鎖存器等。在得到第一信號后應立即將電路的輸入封鎖,即使其他組再次發(fā)出搶答信號也無效。同時還必須注意,第一搶答信號應該在主持人發(fā)出搶答命令之后才有效。當電路形成第一搶答信號之后,用編碼、譯碼及數碼顯示電路顯示出搶答者的組別,也可以用發(fā)光二級管直接指示出組別。</p><p>

29、<b>  1 . 基本功能</b></p><p>  (1)搶答器同時供4名選手或4個代表隊比賽,分別用4個按鈕S0 ~ S3表示。</p><p>  (2)設置一個系統(tǒng)清除和搶答控制開關S,該開關由主持人控制。用來控制系統(tǒng)清零(編號顯示數碼管滅燈)和搶答的開始。</p><p>  (3)搶答器具有鎖存與顯示功能。即搶答開始后,選手按動

30、按鈕,鎖存相應的編號,并在編號顯示器上顯示該編號。同時封鎖輸入編碼電路,禁止其他選手搶答。優(yōu)先搶答選手的編號一直保持到主持人將系統(tǒng)清除為止。</p><p>  (4)搶答器具有定時搶答功能。要求定時器開始倒計時,并用定時顯示器顯示倒計時時間。</p><p>  參賽選手在設定時間30秒內搶答,搶答有效,同時定時器停止倒計時,編號顯示器上顯示選手的編號,定時顯示器上顯示剩余搶答時間,并保

31、持到主持人將系統(tǒng)清零為止。</p><p>  (5)如果定時搶答時間已到,卻沒有選手搶答時,本次搶答無效。系統(tǒng)揚聲器報警,并封鎖輸入編碼電路,禁止選手超時后搶答,時間顯示器顯示0。</p><p>  2 系統(tǒng)總體設計方案</p><p>  2.1 總體設計方案</p><p><b>  系統(tǒng)組成框圖</b><

32、;/p><p>  圖一 系統(tǒng)組成框圖</p><p><b>  2.2 方案特點</b></p><p>  定時搶答器的總體框圖如圖所示,它由主體電路和擴展電路兩部分組成。主體電路完成基本的搶答功能,即開始搶答后,當選手按動搶答鍵時,能顯示選手的編號,同時能封鎖輸入電路,禁止其他選手搶答。擴展電路完成定時搶答的功能。</p>

33、<p>  圖中所示的定時搶答器的工作過程是:接通電源時,節(jié)目主持人將開關置于“清除”位置,搶答器處于禁止工作狀態(tài),編號顯示器滅燈,定時顯示器顯示設定的時間,當節(jié)目主持人宣布搶答題目后,說一聲“搶答開始”,同時將控制開關撥到“開始”位置,揚聲器給出聲響提示,搶答器處于工作狀態(tài),定時器倒計時。當定時時間到,卻沒有選手搶答時,系統(tǒng)報警,并封鎖輸入電路,禁止選手超時后搶答。當選手在定時時間內按動搶答鍵時,搶答器要完成以下四項工作:&

34、lt;/p><p>  優(yōu)先編碼電路立即分辨出搶答者的編號,并由鎖存器進行鎖存,然后由譯碼顯示電路顯示編號;</p><p>  揚聲器發(fā)出短暫聲響,提醒節(jié)目主持人注意;</p><p>  控制電路要對輸入編碼電路進行封鎖,避免其他選手再次進行搶答;</p><p>  控制電路要使定時器停止工作,時間顯示器上顯示剩余的搶答時間,并保持到主持人

35、將系統(tǒng)清零為止。當選手將問題回答完畢,主持人操作控制開關,使系統(tǒng)回復到禁止工作狀態(tài),以便進行下一輪搶答。</p><p><b>  3 控制電路設計</b></p><p>  3.1 控制電路基本原理</p><p>  圖2 搶答鎖存電路</p><p><b>  圖三 譯碼電路</b>&

36、lt;/p><p>  圖二中的搶答部分由4個D觸發(fā)器組成,CLK分別作為四位選手的搶答控制端,每一個D觸發(fā)器D輸入端與另外3個的輸出非端經過與門后相接,構成搶答鎖存功能,即每當四個開光中有一個開關打開時,就會有一個上升沿脈沖,使得輸出非端為低電平,從而使得其余3個的輸入端均為低電平。</p><p>  圖三的譯碼電路將輸入的搶答信號轉換為數碼管可以識別顯示的信號,即:將搶答輸出:“1000

37、”轉換為“0001”,“0100”轉換為“0010”,“0010”轉換為“0100”,“0001”轉換為“1000”。</p><p><b>  3.2 參數計算</b></p><p>  此次課程設計課題都由開關控制無相關計算內容。</p><p><b>  3.3 器件選擇</b></p><

38、p>  一個EPM7128SLC84-6可下載集成塊,</p><p>  三個數碼管及其三個七段譯碼器,</p><p><b>  一個蜂鳴器,</b></p><p><b>  五個開關。</b></p><p><b>  4 振蕩電路設計</b></p&

39、gt;<p>  4.1 振蕩電路工作原理</p><p>  此次振蕩電路信號由實驗箱上的2Hz頻率信號代替。</p><p><b>  5 計數電路設計</b></p><p>  5.1 計數電路工作原理</p><p>  圖四 30進制減法計數電路</p><p>  圖

40、四中g1_g4為個位輸出端,s1-s4為視為輸出端,co端為十進制的進位輸出端,caipan端為主持人控制復位端,jishumaichong端為脈沖 信號輸入端。</p><p><b>  5.2 參數計算</b></p><p>  此次課程設計課題都由開關控制無相關計算內容。</p><p><b>  5.3 器件選擇<

41、/b></p><p>  2個同步十進制可逆加減計數器74192,</p><p><b>  2個數碼管</b></p><p>  6 譯碼顯示電路設計</p><p>  6.1 譯碼顯示電路工作原理</p><p><b>  圖五 譯碼電路</b></

42、p><p>  圖五的譯碼電路將輸入的搶答信號轉換為數碼管可以識別顯示的信號,即:將搶答輸出:“1000”轉換為“0001”,“0100”轉換為“0010”,“0010”轉換為“0100”,“0001”轉換為“1000”。</p><p>  其中qdq為搶答鎖存電路生成的模塊。</p><p><b>  6.2 參數計算</b></p&g

43、t;<p>  由輸入輸出邏輯關系得:</p><p>  a=A1A2’A3’A4’+A1A2A3’A4’</p><p>  b= A1’A2A3’A4’+A1A2A3’A4’</p><p>  c= A1’A2’A3’A4</p><p><b>  d=0</b></p><p

44、>  n= A1+A2+A3+A4</p><p><b>  6.3 器件選型</b></p><p><b>  4個4輸入與門</b></p><p><b>  2個2輸入或門</b></p><p><b>  一個4輸入或門</b><

45、;/p><p><b>  7 總體電路設計</b></p><p><b>  圖6 總體電路</b></p><p><b>  7.1電路說明</b></p><p>  (1)Zhchr 為主持人控制輸入端,</p><p>  1,2,3,4為四位

46、選手輸入控制端,</p><p>  Qianda為搶答鎖存以及譯碼電路生成的模塊,</p><p>  30為30進制減法計數器電路生成的模塊</p><p>  Fmqi為蜂鳴器控制電路生成的模塊,</p><p>  Zhdq為2KHz振蕩信號輸入端,</p><p>  a1,a2,a3為顯示搶答信號選手號碼的

47、數碼管連接端,</p><p>  b1,b2,b3,b4為顯示個位數碼管連接端,</p><p>  c1,c2,c3,c4為顯示十位數碼管連接端</p><p>  (2)當主持人啟動系統(tǒng)時計數器開始30倒計時,如果選手搶答則顯示搶答選手號碼,計數器停止并保持顯示搶答時間,另外,蜂鳴器發(fā)出滴滴的響聲提示有人搶答:如果沒人搶答,則計數器到00時,蜂鳴器發(fā)出滴滴的響

48、聲,搶答系統(tǒng)終止搶答。</p><p> ?。?)每次搶答結束后,主持人重新復位開關,再次啟動后才可以進行搶答。</p><p><b>  8 電路調試</b></p><p>  8.1振蕩電路調試及實驗結果分析</p><p>  此次課程設計中振蕩信號使用的是實驗箱上的固定2KHz頻率信號。</p>

49、<p>  8.2 計數電路調試及實驗結果分析</p><p><b>  圖七 計數仿真波形</b></p><p><b>  此電路仿真波形正常</b></p><p>  8.3 系統(tǒng)聯調及其結果分析</p><p>  圖八 總電路仿真波形</p><p&g

50、t;  總電路在測試調整仿真中一切正常,與預計的效果及其功能相符合。</p><p>  當主持人啟動系統(tǒng)時計數器開始30倒計時,如果選手搶答則顯示搶答選手號碼,計數器停止并保持顯示搶答時間,另外,蜂鳴器發(fā)出滴滴的響聲提示有人搶答:如果沒人搶答,則計數器到00時,蜂鳴器發(fā)出滴滴的響聲,搶答系統(tǒng)終止搶答。每次搶答結束后,主持人重新復位開關,再次啟動后才可以進行搶答。</p><p>  9

51、改進意見及收獲體會</p><p>  通過這次課程設計,加強了我們動手、思考和解決問題的能力。在整個設計過程中,我們通過這個方案包括設計了一套電路原理和連接圖,和芯片上的選擇。</p><p>  在設計過程中,經常會遇到這樣那樣的情況,就是心里想老著這樣的接法可以行得通,但實際接上電路,總是實現不了,因此耗費在這上面的時間用去很多。 我沉得做課程設計同時也是對課本知識的鞏固和加強

52、,由于課本上的知識太多,平時課間的學習并不能很好的理解和運用各個元件的功能,而且考試內容有限,所以在這次課程設計過程中,我們了解了很多元件的功能,并且對于其在電路中的使用有了更多的認識。 平時看課本時,有時問題老是弄不懂,做完課程設計,那些問題就迎刃而解了。而且還可以記住很多東西。比如一些芯片的功能,平時看課本,這次看了,下次就忘了,通過動手實踐讓我們對各個元件映象深刻。認識來源于實踐,實踐是認識的動力和最終目的,實踐是檢驗真理的

53、唯一標準。所以這個期末測試之后的課程設計對我們的作用是非常大的。 經過兩個星期的實習,過程曲折可謂一語難盡。在此期間我們也失落過,也曾一度熱情高漲。從開始時滿富盛激情到最后汗水背后的復雜心情,點點滴滴無不令我回味無長。</p><p>  生活就是這樣,汗水預示著結果也見證著收獲。勞動是人類生存生活永恒不變的話題。通過實習,我才真正領略到“艱苦奮斗”這一詞的真正含義,我才意識到老一輩電子設計為我們的社會付出

54、。我想說,設計確實有些辛苦,但苦中也有樂,在如今單一的理論學習中,很少有機會能有實踐的機會,但我們可以,而且設計也是一個團隊的任務,一起的工作可以讓我們有說有笑,相互幫助,配合默契,多少人間歡樂在這里灑下,大學里一年的相處還趕不上這十來天的合作,我感覺我和同學們之間的距離更加近了;我想說,確實很累,但當我們看到自己所做的成果時,心中也不免產生興奮; 正所謂“三百六十行,行行出狀元”。我們同樣可以為社會作出我們應該做的一切,這有什么不好?

55、我們不斷的反問自己。也許有人不喜歡這類的工作,也許有人認為設計的工作有些枯燥,但我們認為無論干什么,只要人生活的有意義就可。社會需要我們,我們也可以為社會而工作。既然如此,那還有什么必要失落呢?于是我們決定沿著自己的路,執(zhí)著的走下去。</p><p>  同時我認為我們的工作是一個團隊的工作,團隊需要個人,個人也離不開團隊,必須發(fā)揚團結協(xié)作的精神。某個人的離群都可能導致整項工作的失敗。實習中只有一個人知道原理是遠

56、遠不夠的,必須讓每個人都知道,否則一個人的錯誤,就有可能導致整個工作失敗。團結協(xié)作是我們實習成功的一項非常重要的保證。而這次實習也正好鍛煉我們這一點,這也是非常寶貴的。 而言,知識上的收獲重要,精神上的豐收更加可喜。挫折是一份財富,經歷是一份擁有。這次實習必將成為我人生旅途上一個非常美好的回憶! 這次課程設計使我懂得了理論與實際相結合是很重要的,只有理論知識是遠遠不夠的,只有把所學的理論知識與實踐相結合起來,從理論中得出結論

57、,才能真正為社會服務,從而提高自己的實際動手能力和獨立思考的能力。在設計的過程中遇到問題,可以說得是困難重重,這畢竟第一次做的,難免會遇到過各種各樣的問題,同時在設計的過程中發(fā)現了自己的不足之處,對以前所學過的知識理解得不夠深刻,掌握得不夠牢固。 程設計終于順利完成了,在設計中遇到了很多專業(yè)知識問題,最后在老師的辛勤指導下,終于游逆而解。同時,在老師的身上我們學也到很多實用的知識,在次我們表</p><p>

58、;<b>  10.元器件清單</b></p><p><b>  11. 參考文獻</b></p><p>  [1]閻石. 數字電子技術基礎(第五版).高等教育出版社.2008.5</p><p>  [2]童詩白.模擬電子技術基礎(第四版).高等教育出版社.2006.6</p><p><

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論