版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、1畢業(yè)設計(論文)外文翻譯畢業(yè)設計(論文)外文翻譯原文題目:ProposalofSynthesizableanaloguetodigitalconvertersfromVHDLAMS譯文題目:從VHDLAMS來談可綜合的模數(shù)轉換器的發(fā)展作者:作者:G.DomnechAsensi和J.GarrigsGuerrero在這篇文章中,我們用VHDLAMS來提出用一個進程來描述可綜合的N位模數(shù)轉換器(ADC)的使用。其目的是提出可重用的代碼生成可
2、以使得設計師的工作更容易規(guī)范,這清楚地表明了底層硬件結構可以輕易的由CADEDA工具綜合。至今已經(jīng)發(fā)明了兩種不同架構的數(shù)模轉換器用來對VHDLAMS作指引說明:基于flash的數(shù)模轉換器和串行的數(shù)模轉換器。這兩種描述都符合上述條件。為了驗證我們的合成方法已經(jīng)適應了CADEDA工具專門針對可重構技術的合成。我們已合成了一個FPGA和FPAA的轉換器,并且已經(jīng)在實際的器件上進行了測試。關鍵詞:VHDLVHDLAMS電子設計自動化模擬數(shù)字轉換
3、器FPGAFPAA1、簡介如今,微電子市場的特點是日益復雜和整合,尤其是針對應用領域的專用集成電路。根據(jù)Gielen和Rutenbar2000年的統(tǒng)計,混合信號集成電路市場自20世紀90年代初每年增長15至20%。然而支持混合信號ASIC設計的合成,依然是需要手動設計的一個部分。根據(jù)Daems、Gielen和Sansen2003年的報道,隨著數(shù)字合成工具和半定制設計技術的來臨,模擬ASIC模塊僅僅使用一小部分的硅面積卻需要消耗大部分的設
4、計時間。VHDLAMS,在1999年于IEEED1076.1標準中定義,它允許以類似數(shù)字化設計的形式連接一個統(tǒng)一的模擬設計自動化任務框架。該框架應涵蓋設計構思模擬設計層次的制造和驗證,當然也包括數(shù)字電路,并要求這兩個域的接口相互連接?;谶@種標準,預計在未來幾年后,新的CADEDA工具得以綜合高層次的模擬及混合信號為電子電路。第一個辦法是由LiOkoonHellaIsmailRubeiz于1999年發(fā)明的,其中的VHDLAMS的輸入被翻
5、譯成SPICE的輸出。其他工具例如VASE(VemuriDhanwadaNunezCampisi1997)曾把VHDLAMS行為式規(guī)格的模擬系統(tǒng)翻譯為各個部分運算放大器級網(wǎng)表。在2000年(Domnech3高度結構化的代碼和一般行為。在電路的情況下,這意味著結構的模塊化和可連接使用。在本文中,我們集中我們的兩個著名的ADC結構研究:一個FlashADC和一個串行ADC。第一個描述了一個單步轉換器,使用更多的芯片面積。第二個是一個較慢,但
6、規(guī)模較小的電路。為了檢驗所提出的VHDLAMS的說明是否合適,我們把這些轉換器合成一個,發(fā)展成一個特定的工具,它綜合可編程器件如FPGA和FPAA電路。實驗結果顯示在文章的末尾。這篇文章的其余部分組織如下。第2節(jié)介紹模擬到數(shù)字互動的VHDLAMS的建議模式。第3節(jié)涉及兩個ADC的類型。這些轉換器之一,是合成和測量,第4節(jié)是詳細的結果。最后,我們在第節(jié)得出有關結論。2、VHDLAMS的模擬到數(shù)字的相互影響。VHDLAMS并不是一個新興的語
7、言,因為它是一個VHDL的集合(IEEE標準10761993)。這意味著,它繼承了VHDL的語法、語義框架、結構和行為描述能力,并有創(chuàng)造連續(xù)符號和一個完整的類型系統(tǒng)以及其他功能的可能性。VHDLAMS的模型和VHDL模型類似,因為他們都是由一個實體和一個或多個結構組成。實體描述了接口本身。該架構包含了該模型可以在一個結構,行為或混合式中被定義。與其前身相比,VHDLAMS增加了一個最佳的符號來描述普通代數(shù)和微分方程中系統(tǒng)的行為。這些方程
8、中的未知量被稱為數(shù),這也是一種VHDLAMS對象的新類別。數(shù)量可以聲明在一個信號的任何地方,除了可以在VHDL語言包聲明,也有可能使用隱式聲明。VHDLAMS還包括其他類型的語句。特別是,同時報表已專門設定了提供差分和代數(shù)方程的符號。聲明同時有幾種類型。其基本形式是簡單的聲明,它定義了兩個數(shù)量之間或這些所謂的表達式之間的組合平等。條件語句用于定義條件的條款。例如,如果一個同步語句用于評估其條件的條款取決于其他同時陳述集合。同時一個cas
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 模數(shù)轉換器外文翻譯
- 模數(shù)轉換器與數(shù)模轉換器
- 基于ATE的模數(shù)轉換器測試.pdf
- 電流模模數(shù)轉換器設計.pdf
- Σ-Δ模數(shù)轉換器的設計與研究.pdf
- 第9章模數(shù)轉換器與數(shù)模轉換器
- 高速∑Δ模數(shù)轉換器的研究與實現(xiàn).pdf
- 24-bit模數(shù)轉換器設計.pdf
- 模數(shù)轉換器硬IP核設計.pdf
- 模數(shù)轉換器adc0809應用原理
- 基于0.6微米工藝的模數(shù)轉換器設計
- 低功耗時域模數(shù)轉換器的研究.pdf
- 高性能模數(shù)轉換器研究與設計
- 高速BiCMOS模數(shù)轉換器的設計與仿真.pdf
- 逐次逼近模數(shù)轉換器的研究及設計.pdf
- 工業(yè)應用中的模數(shù)轉換器設計研究.pdf
- 0.13μmcmos逐次逼近型模數(shù)轉換器的設計
- 高速高精度模數(shù)轉換器研究.pdf
- 基于憶阻器件的模數(shù)轉換器的設計.pdf
- 高性能Σ-Δ調(diào)制器、模數(shù)轉換器的研究.pdf
評論
0/150
提交評論