版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、用FPGA實(shí)現(xiàn)非標(biāo)碼速向標(biāo)準(zhǔn)碼速的調(diào)整實(shí)現(xiàn)非標(biāo)碼速向標(biāo)準(zhǔn)碼速的調(diào)整2003317摘要:本文主要討論了如何利用FPGA可編程芯片實(shí)現(xiàn)計(jì)算機(jī)輸出的異步非標(biāo)碼速(如9.6k、19.2k、57.6k、115.2k、460.8k等)到其鄰近的標(biāo)準(zhǔn)碼速(如64k、128k、256k、512k)的調(diào)整,實(shí)現(xiàn)該數(shù)據(jù)與通用傳輸系統(tǒng)的適配,以便能進(jìn)行遠(yuǎn)程監(jiān)控。關(guān)鍵詞:碼速調(diào)整FPGA一、概述現(xiàn)在,利用計(jì)算機(jī)進(jìn)行異地?cái)?shù)據(jù)采集正應(yīng)用到越來(lái)越多的場(chǎng)合,如何高效而
2、低成本地回傳數(shù)據(jù)成為一個(gè)值得討論的問(wèn)題。由于計(jì)算機(jī)輸出的數(shù)據(jù)一般都是異步數(shù)據(jù),而且碼率與通信的標(biāo)準(zhǔn)碼率也不一致,如果要利用現(xiàn)有的電信網(wǎng)絡(luò)進(jìn)行傳輸,就會(huì)涉及到碼速調(diào)整和異同步轉(zhuǎn)換的接口問(wèn)題,由于碼速調(diào)整的內(nèi)型比較多,本文將只討論如何將較低的異步非標(biāo)碼速調(diào)整到比它高的標(biāo)準(zhǔn)碼速上。二、方案設(shè)計(jì)在傳統(tǒng)的數(shù)字電路中,對(duì)異步數(shù)據(jù)的變換處理一般采用通用異步收發(fā)器與單片機(jī)聯(lián)合工作的方式。這種方式的優(yōu)點(diǎn)就是電路結(jié)構(gòu)成熟,軟件編程簡(jiǎn)單,只要掌握一定的單片機(jī)
3、語(yǔ)言即可進(jìn)行開(kāi)發(fā)。但它的缺點(diǎn)也是顯而易見(jiàn)的,集成度不高,硬件電路結(jié)構(gòu)復(fù)雜,當(dāng)同時(shí)處理多路數(shù)據(jù)時(shí),軟件設(shè)計(jì)的難度也將加大?,F(xiàn)在隨著科技的進(jìn)步,可編程器件的價(jià)格已經(jīng)可以接受,一塊一萬(wàn)邏輯門(mén)的FPGA芯片百元左右就可以買(mǎi)到,而這樣一塊芯片足可以集成3~4路獨(dú)立的碼速調(diào)整電路,所以采用FPGA芯片編程實(shí)現(xiàn)異步數(shù)據(jù)的處理將會(huì)使外圍電路變得非常簡(jiǎn)潔,同時(shí)由于數(shù)據(jù)絕大部分時(shí)間都是在芯片內(nèi)部運(yùn)行,也有利于其傳輸穩(wěn)定性的提高。另外,F(xiàn)PGA芯片大部分都可
4、以重復(fù)擦寫(xiě),只要改動(dòng)程序設(shè)計(jì)即可實(shí)現(xiàn)不同功能的轉(zhuǎn)換,從而加速同類(lèi)型產(chǎn)品的開(kāi)發(fā)速度,節(jié)約投資。用于開(kāi)發(fā)可編程器件的軟件可以到各器件廠家的網(wǎng)站直接下載。碼速調(diào)整方案的具體框圖見(jiàn)圖一,在其數(shù)據(jù)接收端內(nèi)置了一個(gè)類(lèi)似異步收發(fā)器的結(jié)構(gòu),采用16倍速高速采樣檢測(cè)異步信號(hào)起始電平的到來(lái)。為了便于描述,這里我們假設(shè)要處理的異步數(shù)據(jù)為7bit,加上一位起始位和一位停止位,總共為9bit。三、工作流程描述我們?cè)O(shè)計(jì)的思路是仿照通用異步收發(fā)器的執(zhí)行過(guò)程,但在接收
5、數(shù)據(jù)時(shí)并不去掉起始位和停止位,而是將數(shù)據(jù)按原來(lái)的碼速全部接收下來(lái)后再以標(biāo)準(zhǔn)的碼速發(fā)送出去,接收方的電路結(jié)構(gòu)與發(fā)送方基本相同,只是少了一個(gè)空閑時(shí)插入“1”碼的電路。根據(jù)異步信號(hào)的通信規(guī)則,沒(méi)有信號(hào)時(shí)數(shù)據(jù)線應(yīng)表現(xiàn)為高電平,這時(shí)使用一個(gè)16倍于數(shù)據(jù)流的高速時(shí)鐘對(duì)數(shù)據(jù)線進(jìn)行采樣,當(dāng)檢測(cè)到信號(hào)下降沿后,表示數(shù)據(jù)的起始電平有可能已經(jīng)到來(lái),這時(shí)采樣器會(huì)輸出一個(gè)reset信號(hào)使一個(gè)16分頻的計(jì)數(shù)器復(fù)位,如果在8個(gè)高速脈沖內(nèi)輸入信號(hào)又恢復(fù)到高電平,則說(shuō)明
6、剛才是干擾信號(hào),系統(tǒng)又回到起始狀態(tài);反之如果信號(hào)仍維持低電平,則表示數(shù)據(jù)起始電平已經(jīng)到來(lái),16分頻的計(jì)數(shù)器開(kāi)始工作,經(jīng)16分頻后輸出一個(gè)與輸入數(shù)據(jù)準(zhǔn)同步的數(shù)據(jù)寫(xiě)入時(shí)鐘Write_clk,將數(shù)據(jù)讀入并存放在一個(gè)9位寄存器中。在異步數(shù)據(jù)的讀取過(guò)程中,使用一個(gè)10位計(jì)數(shù)器進(jìn)行計(jì)數(shù),在一幀數(shù)據(jù)讀入結(jié)束后計(jì)數(shù)器復(fù)位并產(chǎn)生一個(gè)標(biāo)志信號(hào)over=‘1’,一方面使16分頻計(jì)數(shù)器停止工作,數(shù)據(jù)暫停讀入,直到下一幀數(shù)據(jù)的起始電平到來(lái);另一方面將數(shù)據(jù)轉(zhuǎn)移到發(fā)
7、送區(qū),準(zhǔn)備數(shù)據(jù)的發(fā)送。數(shù)據(jù)發(fā)送由Ready信號(hào)控制,也是通過(guò)一個(gè)10bit的計(jì)數(shù)器進(jìn)行發(fā)送計(jì)數(shù)。發(fā)送區(qū)在上電后將一直發(fā)送“1”碼,直至檢測(cè)到第二幀數(shù)據(jù)的起始位,這時(shí)發(fā)送區(qū)將發(fā)送已經(jīng)結(jié)束完畢的第一幀數(shù)據(jù),依次類(lèi)推。由于碼速都是由低向高調(diào)整(即慢收快發(fā)),故一幀數(shù)據(jù)發(fā)送完畢后,其下一幀數(shù)據(jù)的讀入還沒(méi)有完成,為了保證數(shù)據(jù)的連續(xù)性和完整性,這時(shí)系統(tǒng)將自動(dòng)插入空碼“1”,這些插入的“1”碼在接收端接收時(shí)會(huì)因碼速的差別(即快收慢發(fā))而被自動(dòng)去掉。當(dāng)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 3GPP流媒體碼速調(diào)整的研究.pdf
- turbo碼及rsturbo級(jí)聯(lián)碼的fpga實(shí)現(xiàn)
- LTE標(biāo)準(zhǔn)下Turbo碼的研究與FPGA實(shí)現(xiàn).pdf
- Turbo碼及RS-Turbo級(jí)聯(lián)碼的FPGA實(shí)現(xiàn).pdf
- LTE標(biāo)準(zhǔn)下Turbo碼的研究及FPGA實(shí)現(xiàn).pdf
- Truob乘積碼及其宿短碼的FPGA實(shí)現(xiàn)技術(shù).pdf
- RS碼的研究及FPGA實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)Turbo碼的FPGA實(shí)現(xiàn)方案.pdf
- 基于FPGA的LDPC碼的實(shí)現(xiàn).pdf
- RS碼、LDPC碼級(jí)聯(lián)編解碼器的FPGA實(shí)現(xiàn).pdf
- 無(wú)速率Spinal碼的FPGA實(shí)現(xiàn).pdf
- Turbo碼的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- RS碼與LDPC碼級(jí)聯(lián)編解碼器的FPGA實(shí)現(xiàn).pdf
- 級(jí)聯(lián)碼及FPGA實(shí)現(xiàn)算法的研究.pdf
- LDPC碼譯碼研究與FPGA實(shí)現(xiàn).pdf
- 66Mbps QPSK可變碼速數(shù)字解調(diào)器研制.pdf
- 基于FPGA的級(jí)聯(lián)碼設(shè)計(jì)與實(shí)現(xiàn).pdf
- Turbo乘積碼譯碼的FPGA實(shí)現(xiàn)研究.pdf
- 速用進(jìn)銷(xiāo)存標(biāo)準(zhǔn)版軟件
- 用線性碼構(gòu)造認(rèn)證碼.pdf
評(píng)論
0/150
提交評(píng)論