4組合邏輯電路的設(shè)計(jì)_第1頁
已閱讀1頁,還剩3頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、GDOUB11112GDOUB11112廣東海洋大學(xué)學(xué)生實(shí)驗(yàn)報告書(學(xué)生用表)實(shí)驗(yàn)名稱實(shí)驗(yàn)名稱組合和邏輯電路的設(shè)計(jì)課程名稱課程名稱電工學(xué)課程號課程號學(xué)院學(xué)院(系)專業(yè)專業(yè)班級班級學(xué)生姓名學(xué)生姓名學(xué)號學(xué)號實(shí)驗(yàn)地點(diǎn)實(shí)驗(yàn)地點(diǎn)實(shí)驗(yàn)日期實(shí)驗(yàn)日期一、實(shí)驗(yàn)?zāi)康囊弧?shí)驗(yàn)?zāi)康恼莆战M合邏輯電路的設(shè)計(jì)與測試方法二、實(shí)驗(yàn)原理二、實(shí)驗(yàn)原理使用中、小規(guī)模集成電路來設(shè)計(jì)組合電路是最常見的邏輯電路。設(shè)計(jì)組合電路的一般步驟如圖12-1所示。圖12-1組合邏輯電路設(shè)計(jì)流程

2、圖根據(jù)設(shè)計(jì)任務(wù)要求建立輸入、輸出變量,并列出真值表。然后用邏輯代數(shù)或卡諾圖化簡法求出簡化的邏輯表達(dá)式。并按實(shí)際選用邏輯門類型修改邏輯表達(dá)式。根據(jù)簡化后的邏輯表達(dá)式,畫出邏輯圖,用器件構(gòu)成邏輯電路。最后,用實(shí)驗(yàn)來驗(yàn)證設(shè)計(jì)的正確性。三、實(shí)驗(yàn)設(shè)備與器件三、實(shí)驗(yàn)設(shè)備與器件序號名稱型號與規(guī)格數(shù)量1直流電源5V12邏輯電平開關(guān)3邏輯電平顯示器14CC4011(74LS00)、74LS54(CC4085)各25CC401274LS20)3四、實(shí)驗(yàn)內(nèi)容

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論