版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、0電子技能拓展與創(chuàng)新(二)電子技能拓展與創(chuàng)新(二)——晶體管穩(wěn)壓電路晶體管穩(wěn)壓電路班級(jí):級(jí):200906221學(xué)號(hào):號(hào):28姓名:邢博名:邢博院系:機(jī)械電子系系:機(jī)械電子系時(shí)間:間:2011年3月至月至2011年5月北京經(jīng)濟(jì)管理職業(yè)學(xué)院北京經(jīng)濟(jì)管理職業(yè)學(xué)院2晶體管穩(wěn)壓電路晶體管穩(wěn)壓電路班級(jí):班級(jí):200906221200906221姓名:邢名:邢博學(xué)號(hào):號(hào):2828一、實(shí)驗(yàn)?zāi)康囊?、?shí)驗(yàn)?zāi)康?、熟悉Multisim9軟件的使用方法。2、掌
2、握電子元器件好壞測(cè)驗(yàn)。3、掌握串聯(lián)型晶體管穩(wěn)壓電路指標(biāo)測(cè)試方法4、排除焊接及測(cè)試中出現(xiàn)的故障。二、虛禮實(shí)驗(yàn)儀器及器材二、虛禮實(shí)驗(yàn)儀器及器材雙蹤示波器、信號(hào)發(fā)生器、交流毫伏表、數(shù)字萬(wàn)用表等儀器、晶體三極管3DG62(90112)、DG121(90131)、晶體二極管IN40074、穩(wěn)壓管IN47351、電阻4、電位器1、燈1三、設(shè)計(jì)步驟三、設(shè)計(jì)步驟1電路圖設(shè)計(jì)(1)確定目標(biāo):設(shè)計(jì)整個(gè)系統(tǒng)是由那些模塊組成,各個(gè)模塊之間的信號(hào)傳輸,并畫出電路
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 課程設(shè)計(jì)----串聯(lián)型晶體管穩(wěn)壓電源
- 實(shí)驗(yàn)二 串聯(lián)型晶體管直流穩(wěn)壓電源
- 直流穩(wěn)壓電源課程設(shè)計(jì)---串聯(lián)型晶體管穩(wěn)壓電源
- 實(shí)驗(yàn)五 晶體管穩(wěn)壓電源
- 串聯(lián)穩(wěn)壓電路教案
- 教學(xué):7串聯(lián)型穩(wěn)壓電路
- 教學(xué):7串聯(lián)型穩(wěn)壓電路
- 串聯(lián)穩(wěn)壓電路工作原理
- 課程設(shè)計(jì)報(bào)告--串聯(lián)型直流穩(wěn)壓電路
- 多級(jí)晶體管放大電路
- 模擬電路課程設(shè)計(jì)報(bào)告--串聯(lián)型直流穩(wěn)壓電源
- 晶體管閃光燈電路
- 晶體管共基電路演進(jìn)
- 模擬電子技術(shù)課程設(shè)計(jì)--串聯(lián)型直流穩(wěn)壓電路
- 晶體管負(fù)反饋放大電路分析
- 雙極型晶體管參數(shù)
- 絕緣柵雙極型晶體管串聯(lián)電壓均衡技術(shù)研究.pdf
- 雙極型晶體管mos管簡(jiǎn)介
- 晶體管單級(jí)放大電路的測(cè)試
- 晶體管級(jí)電路容錯(cuò)方法研究.pdf
評(píng)論
0/150
提交評(píng)論