版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、第8章觸發(fā)器和時(shí)序邏輯電路及其應(yīng)用習(xí)題解答8.1已知基本RS觸發(fā)器的兩輸入端和的波形如圖833所示,試畫出當(dāng)基本DSDRRS觸發(fā)器初始狀態(tài)分別為0和1兩種情況下,輸出端Q的波形圖。圖833習(xí)題8.1圖解:根據(jù)基本RS觸發(fā)器的真值表可得:初始狀態(tài)為0和1兩種情況下,Q的輸出波形分別如下圖所示:習(xí)題8.1輸出端Q的波形圖8.2已知同步RS觸發(fā)器的初態(tài)為0,當(dāng)S、R和CP的波形如圖834所示時(shí),試畫出輸出端Q的波形圖。圖834題8.2圖解:根
2、據(jù)同步RS觸發(fā)器的真值表可得:初始狀態(tài)為0時(shí),Q的輸出波形分別如下圖所示:圖836習(xí)題8.4圖解:根據(jù)邏輯圖及觸發(fā)器的真值表或特性方程,且將驅(qū)動(dòng)方程代入特性方程可得狀態(tài)方程。即:(a)J=K=1;Qn+1=,上升沿觸發(fā)nQ(b)J=K=1;Qn+1=,下降沿觸發(fā)nQ(c)K=0,J=1;Qn+1=J+Qn=1,上升沿觸發(fā)nQK(d)K=1,J=;Qn+1=J+Qn=+00Qn=,上升沿觸發(fā)nQnQKnQnQnQ(e)K=Qn,J=;Qn
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 第9章時(shí)序邏輯電路習(xí)題解答
- 第章組合邏輯電路習(xí)題解答
- 電子技術(shù)習(xí)題解答第章基本放大電路及其分析習(xí)題解答
- 第21章習(xí)題觸發(fā)器和時(shí)序邏輯電路
- 第4章-組合邏輯電路習(xí)題解答
- 第4,5章 觸發(fā)器,時(shí)序邏輯電路習(xí)題答案...
- 電路與模擬電子技術(shù)習(xí)題解答
- 第8章習(xí)題解答
- 電子技術(shù)(半導(dǎo)體器件第10章)習(xí)題解答
- 第章習(xí)題解答
- 電路與模擬電子技術(shù)基礎(chǔ)(第2版) 習(xí)題解答
- 電工電子技術(shù)基礎(chǔ)——習(xí)題解答
- 電工電子技術(shù)基礎(chǔ)——習(xí)題解答
- 電路與模擬電子技術(shù)基礎(chǔ)第2版習(xí)題解答
- 第1章數(shù)字電路和集成邏輯門電路習(xí)題解答
- 《模擬電子技術(shù)基礎(chǔ)》典型習(xí)題解答
- 《電子電路基礎(chǔ)》習(xí)題解答第1章
- 習(xí)題解答(第1章)
- 《模擬電子技術(shù)基礎(chǔ)》典型習(xí)題解答
- 第2章基本放大電路習(xí)題解答
評(píng)論
0/150
提交評(píng)論