2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、FPGA工程師面試試題FPGA工程師面試試題1、同步電路和異步電路的區(qū)別是什么(仕蘭微電子)2、什么是同步邏輯和異步邏輯(漢王筆試)同步邏輯是時鐘之間有固定的因果關系.異步邏輯是各時鐘之間沒有固定的因果關系.3、什么是“線與“邏輯要實現它在硬件特性上有什么具體要求(漢王筆試)線與邏輯是兩個輸出信號相連可以實現與的功能.在硬件上要用oc門來實現由于不用oc門可能使灌電流過大而燒壞邏輯門.同時在輸出端口應加一個上拉電阻.4、什么是Setup

2、和Holdup時間(漢王筆試)5、setup和holdup時間區(qū)別.(南山之橋)6、解釋setuptime和holdtime的定義和在時鐘信號延遲時的變化.(未知)7、解釋setup和holdtimeviolation畫圖說明并說明解決辦法.(威盛VIA2003.11.06上海筆試試題)Setupholdtime是測試芯片對輸入信號和時鐘信號之間的時間要求.建立時間是指觸發(fā)器的時鐘信號上升沿到來以前數據穩(wěn)定不變的時間.輸入信號應提前時鐘

3、上升沿(如上升沿有效)T時間到達芯片這個T就是建立時間Setuptime.如不滿足setuptime這個數據就不能被這一時鐘打入觸發(fā)器只有在下一個時鐘上升沿數據才能被打入觸發(fā)器.保持時間是指觸發(fā)器的時鐘信號上升沿到來以后數據穩(wěn)定不變的時間.如果holdtime不夠數據同樣不能被打入觸發(fā)器.建立時間(SetupTime)和保持時間(Holdtime).建立時間是指在時鐘邊沿前數據信號需要保持不變的時間.保持時間是指時鐘跳變邊沿后數據信號需

4、要保持不變的時間.如果不滿足建立和保持時間的話那么DFF將不能正確地采樣到數據將會出現metastability的情況.如果數據信號在時鐘沿觸發(fā)前后持續(xù)的時間均超過建立和保持時間那么超過量就分別被稱為建立時間裕量和保持時間裕量.8、說說對數字邏輯中的競爭和冒險的理解并舉例說明競爭和冒險怎樣消除.(仕蘭微電子)9、什么是競爭與冒險現象怎樣判斷如何消除(漢王筆試)在組合邏輯中由于門的輸入信號通路中經過了不同的延時導致到達該門的時間不一致叫競

5、爭.產生毛刺叫冒險.如果布爾式中有相反的信號則可能產生競爭和冒險現象.解決方法:一是添加布爾式的消去項二是在芯片外部加電容.10、你知道那些常用邏輯電平TTL與COMS電平可以直接互連嗎(漢王筆試)常用邏輯電平:12V5V3.3VTTL和CMOS不可以直接互連由于TTL是在0.33.6V之間而CMOS則是有在12V的有在5V的.CMOS輸出接到TTL是可以直接互連.TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V.11、如

6、何解決亞穩(wěn)態(tài).(飛利浦大唐筆試)亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內達到一個可確認的狀態(tài).當一個觸發(fā)器進入亞穩(wěn)態(tài)時既無法預測該單元的輸出電平也無法預測何時輸出才能穩(wěn)定在某個28、pleasedrawthetransistlevelschematicofacmos2inputgateexplainwhichinputhasfasterresponsefoutputrisingedge.(lessdelaytime).(威盛筆試題circ

7、uitdesignbeijing03.11.09)29、畫出NOTNN的符號真值表還有transistlevel的電路.(Infineon筆試)30、畫出CMOS的圖畫出towtoonemuxgate.(威盛VIA2003.11.06上海筆試試題)31、用一個二選一mux和一個inv實現異或.(飛利浦大唐筆試)32、畫出Y=ABC的cmos電路圖.(科廣試題)33、用邏輯們和cmos電路實現abcd.(飛利浦大唐筆試)34、畫出CMOS

8、電路的晶體管級電路圖實現Y=ABC(DE).(仕蘭微電子)35、利用4選1實現F(xyz)=xzyz’.(未知)36、給一個表達式f=xxxxxxxxxxxxxxxxx用最少數量的與非門實現(實際上就是化簡).37、給出一個簡單的由多個NOTNN組成的原理圖根據輸入波形畫出各點波形.(Infineon筆試)38、為了實現邏輯(AXB)(CD)請選用以下邏輯中的一種并說明為什么1)INV2)3)4)N5)N6)X答案:N(未知)39、用與

9、非門等設計全加法器.(華為)40、給出兩個門電路讓你分析異同.(華為)41、用簡單電路實現當A為輸入時輸出B波形為…(仕蘭微電子)42、ABCDE進行投票多數服從少數輸出是F(也就是如果ABCDE中1的個數比0多那么F輸出為1否則F為0)用與非門實現輸入數目沒有限制.(未知)43、用波形表示D觸發(fā)器的功能.(揚智電子筆試)44、用傳輸門和倒向器搭一個邊沿觸發(fā)器.(揚智電子筆試)45、用邏輯們畫出D觸發(fā)器.(威盛VIA2003.11.06

10、上海筆試試題)46、畫出DFF的結構圖用verilog實現之.(威盛)47、畫出一種CMOS的D鎖存器的電路圖和版圖.(未知)48、D觸發(fā)器和D鎖存器的區(qū)別.(新太硬件面試)49、簡述latch和filpflop的異同.(未知)50、LATCH和DFF的概念和區(qū)別.(未知)51、latch與register的區(qū)別為什么現在多用register.行為級描述中l(wèi)atch如何產生的.(南山之橋)52、用D觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論