

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、華中科技大學(xué)碩士學(xué)位論文基于VME總線的TCN高速列車網(wǎng)關(guān)設(shè)計(jì)姓名:王桂海申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):通信與信息系統(tǒng)指導(dǎo)教師:陸三蘭20110120華中科技大學(xué)碩士學(xué)位論文IIAbstractTraingatewayistheequipmentonthetrainwhichConnectshighspeedtraincommunicationwk’smainlineMVB(MultifunctionVehicleBus)WTB(WireTr
2、ainBus).Itcanbeseenthegatewayinthetrainwkistheveryimptantequipmentbecausedatacrossthetwolinetransmission.GatewaymustbeveryhighreliabilitystabilitySothatdatacrossthetwolinetransmissionwillbeunmistakable.ThisThesisintroduc
3、edthegatewayincludesthreesubequipmentstherefeneedstohaveonereliablehighbackboardlinetoconnectthethreesubdevices.TheVMEbusisonekindofgeneralcomputerbuses.theVMEsystemalreadydevelopedperfectlyafteritunderwentmethantwentyye
4、arspromotionithadbeenusedinmanydomainssuchasindustrialcontrolmilitarysystemaerospacetransptationmedicalservice.TherefeedtheVMElinetotakegatewaysbackboardbusmightenhancethetraingatewaystability.ThisThesisintroducesthetrai
5、ngatewaysstructurealsoanalysestheVMElinestardardsystemfunctiondemusesFPGAtorealizetheVMEbuslogicalcontrol.TheThesis’staskisthedesignfVMEbushardwareofeachsubmodule’sinterfaceastothesoftware.Considerofgatewaysmajfunctionis
6、thedatarepeaterSimultaneouslyalsousestheinterruptinfmstheCPUinterruptionprogramtherefetheinterfaceofhardware’sdesigncontainstheVMEdatatransferbus,priityinterruptbuscommonbussignal.ConsiderofthedrivingfcerequestfVMEdiffer
7、entsignalthedesignofdrivingcircuitmustbeaccdingtotheelectricalspecificationofVMEagreement.TheVMEbuscontrollogicrealizesisusedAlteraCpationscycloneserieschip.Thesoftwaredesigndividestwopartly:masterslaveTheinternalmodules
8、ofmasterFPGAequipmentmainlyinclude:thelocalbuscycletheVMEbuscycledatabufferFIFOtheinterruptprocessingmoduletimermodulesoon.TheinternalmodulesofslaveFPGAequipmentmainlyinclude:theVMEbuscycletheinterruptrequestmoduletimerm
9、odulesoon.ItcausedtheabovemodulesaccdingtotheVMElineagreementstipulationsequentialwking.HighspeedtraingatewayVMElinerealizedhadbeencompletedalreadyhadinterconnectionwithmanykindsofMVBWTBequipments.Itpassedtheprojectappro
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于VME總線的列車監(jiān)控系統(tǒng)硬件平臺(tái)設(shè)計(jì).pdf
- 基于TCN的高速列車運(yùn)行牽引模擬系統(tǒng)的設(shè)計(jì)和集成.pdf
- 基于TCN的列車智能顯示單元設(shè)計(jì)與實(shí)現(xiàn).pdf
- TCN網(wǎng)關(guān)MVB模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于VME總線的雷達(dá)時(shí)控分機(jī)設(shè)計(jì).pdf
- 列車通信網(wǎng)絡(luò)TCN網(wǎng)的網(wǎng)關(guān)技術(shù)研究與實(shí)現(xiàn).pdf
- 基于TCN的列車網(wǎng)絡(luò)管理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于VME總線的MVB通信板的設(shè)計(jì)與開(kāi)發(fā).pdf
- 基于TCN的列車智能顯示終端的研究與設(shè)計(jì).pdf
- 基于TCN的CRH3型高速列車控制系統(tǒng)半實(shí)物仿真平臺(tái)設(shè)計(jì).pdf
- 基于TCN網(wǎng)絡(luò)控制的列車駕駛單元模塊的設(shè)計(jì).pdf
- 基于VME總線的ARM7主控通信模塊設(shè)計(jì).pdf
- 基于VME總線的SHARC數(shù)據(jù)采集擴(kuò)展板的設(shè)計(jì)與實(shí)現(xiàn).pdf
- TCN網(wǎng)關(guān)相關(guān)技術(shù)的研究應(yīng)用.pdf
- TCN多功能車輛通信總線的FPGA設(shè)計(jì).pdf
- 基于VME總線的多通道智能串行系統(tǒng).pdf
- 基于VME總線的TS201信號(hào)處理.pdf
- VME總線控制器開(kāi)發(fā).pdf
- 基于VME總線的八通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于TCN的列車通信網(wǎng)絡(luò)系統(tǒng)研究.pdf
評(píng)論
0/150
提交評(píng)論