版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、D M A D E S I G N I N T H E H I G H .S P E E DN E T W o R K I N T E R F A C E C A R DB A S E D O N P C I .E 3 ·0A T h e s i sS u b m i t t e d t oS o u t h e a s t U n i v e r s i t yF o r t h e A c a d e m i cD e g
2、 r e e o f M a s t e r o f E n g i n e e r i n gB YL iR e n j i eS u p e r v i s e db yP r o f e s s o rL IB i n gA n dS e n i o r E n g i n e e r Z H A N G L e i l e iS c h o o l o fS o f t w a r eS o u t h e a s t U n
3、i v e r s i t yA p r i l2 0 1 4摘要 摘要 隨著網(wǎng)絡(luò)傳輸速率迅速提高,高速網(wǎng)絡(luò)接口卡在高性能服務(wù)器中得到廣泛應(yīng)用。為提高I /O 效 率,減輕服務(wù)器負(fù)擔(dān),高速網(wǎng)絡(luò)接口卡常采用直接內(nèi)存讀取( D i r e c t M e m o 巧A c c e s s ,D M A ) 機制與 主機進(jìn)行通信。D M A 控制器( D M A c o n t r o l l e r ) 是實現(xiàn)D M A 傳輸方式的功能部件
4、,它負(fù)責(zé)在主機與 網(wǎng)絡(luò)接口之間交互數(shù)據(jù),并產(chǎn)生數(shù)據(jù)接收中斷和發(fā)送中斷。 本文的主要工作包括:1 .詳細(xì)分析了D M A 控制器接收和發(fā)送數(shù)據(jù)報文的過程,并研究了其核心 機制,包括中斷機制和描述符機制。2 .建立了D M A 控制器發(fā)送和接收過程的性能分析模型。3 .提出 了一種基于隊列描述符的D M A 控制器。4 .完成了快捷外設(shè)互聯(lián)標(biāo)準(zhǔn)( P e r i p h e r a l C o m p o n e n t I n t e r
5、 c o n n e c t E x p r e s s ,P C I E x p r e s s ) 接口轉(zhuǎn)換和介質(zhì)訪問控制層( M e d i a A c c e s s C o n t r o l ,D M A ) 的設(shè) 計。5 .實現(xiàn)了1 0 G 網(wǎng)絡(luò)接口卡中的高速D M A 控制器。實際測試結(jié)果表明,D M A 控制器的設(shè)計和功能 是正確而有效的。 綜上所述,本文在對D M A 傳輸?shù)脑O(shè)計進(jìn)行的一系列研究的基礎(chǔ),設(shè)計實現(xiàn)了基于
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- pcie3.0功耗管理電路的設(shè)計
- 基于pcie3.0的axi4橋接器電路設(shè)計
- pcie3.0數(shù)據(jù)鏈路層的電路設(shè)計
- pcie3.0物理層mac的電路設(shè)計
- pcie3.0事務(wù)層收發(fā)與排序的電路設(shè)計
- 基于FPGA的PCIe總線DMA平臺設(shè)計.pdf
- 基于PCIE接口的網(wǎng)卡硬件設(shè)計.pdf
- 基于PCIE的DMA高速數(shù)據(jù)傳輸控制器的設(shè)計與實現(xiàn).pdf
- PCIE總線的DMA控制器的設(shè)計.pdf
- 基于pcie2.0的萬兆網(wǎng)卡中數(shù)據(jù)通路的設(shè)計
- pcie3.0pcs的電路設(shè)計
- pcie3.0qos的電路設(shè)計
- 基于PCIE的高速存儲系統(tǒng)設(shè)計.pdf
- 基于PCIe的高速接口設(shè)計與驗證.pdf
- Windows下高速PCIe無線網(wǎng)卡驅(qū)動開發(fā)與應(yīng)用.pdf
- 基于FPGA的PCIE多路高速數(shù)據(jù)采集系統(tǒng)的設(shè)計.pdf
- 基于FPGA的CT圖像三維重建系統(tǒng)中PCIe DMA子系統(tǒng)的研究.pdf
- 基于PCIE總線的高速數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于FPGA的高速PCIe光纖接口卡設(shè)計與實現(xiàn).pdf
- 基于PCIe的高速數(shù)據(jù)采集卡的FPGA設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論