基于SoCs結(jié)構(gòu)的測試訪問機(jī)制的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩65頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、集成電路制造技術(shù)工藝的極速發(fā)展促使嵌入式系統(tǒng)芯片的廣泛應(yīng)用,通過 IP核復(fù)用技術(shù)將不同功能模塊集成到一塊芯片上被稱為稱為片上系統(tǒng),即微系統(tǒng)芯片 SoC。同時,電路集成規(guī)模和復(fù)雜程度的提高以及 IP核種類的多樣性,使得 SoC芯片的可測性實現(xiàn)和測試策略的實施成為棘手的問題。近年來,為解決 SoC測試面積消耗過大和測試時間過長的問題,提出了SoCs測試結(jié)構(gòu),即在SoC中嵌套 SoC構(gòu)成 SoCs。在SoCs測試結(jié)構(gòu)下,一方面,要設(shè)計有效的測

2、試封裝結(jié)構(gòu)實現(xiàn) IP核的可測性,同時要盡量減少寄存器單元的數(shù)量,從而減小測試中的面積消耗進(jìn)而縮短 SoC整體測試時間;另一方面,對SoC和 SoCs的測試訪問機(jī)制 TAM進(jìn)行科學(xué)劃分,對有限的TAM資源進(jìn)行合理分配,通過資源復(fù)用等策略實行分組并行測試,已成為SoC的測試亟需解決的問題。因此,就要對SoCs測試結(jié)構(gòu)的測試策略進(jìn)行研究,為緩解今后日益復(fù)雜的超大規(guī)模集成電路昂貴的測試開銷提供可借鑒的方法。
  本文中,以ITC’02測試

3、基準(zhǔn)電路SoC d695為基礎(chǔ),建立SoCs系統(tǒng)芯片的層次化測試結(jié)構(gòu)模型。借鑒毫微程序控制器思想,以宏命令為先導(dǎo),運(yùn)用軟硬件協(xié)同設(shè)計的思想對測試結(jié)構(gòu)模型進(jìn)行設(shè)計與優(yōu)化,設(shè)計相應(yīng)的多級測試訪問機(jī)制。在該層次化測試結(jié)構(gòu)下,以傳統(tǒng) SoC測試中單級測試訪問機(jī)制的實現(xiàn)方法為依托,根據(jù)掃描測試技術(shù)原理以及IEEE1500測試標(biāo)準(zhǔn),綜合考慮芯核測試外殼的功能實現(xiàn)、核內(nèi)掃描鏈平衡優(yōu)化以及測試總線劃分等原則進(jìn)行 SoCs并行測試單元 Wrapper設(shè)計

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論