版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、河北經(jīng)貿(mào)大學(xué)畢業(yè)論文 河北經(jīng)貿(mào)大學(xué)畢業(yè)論文基于 基于 FPGA 的數(shù)字鐘設(shè)計(jì) 的數(shù)字鐘設(shè)計(jì)AbstractThe FPGA technology in the electronic system design field, this design is becoming more and more popular. VerilogHDL mainly uses in the FPGA platform design language o
2、f electronic digital clock, it is one of the timing cycle for 365 days, show when full scale for 23, coupled with 59 seconds to 59 points on the time of function, display full scale for December 31ston the date of functi
3、on, it also has reset function and alarm clock function. General program with different functions by several each unit module program into joining together, including points frequency program module, time counting and Se
4、ttings when program modules, decode show program modules and integral point to announce the module. And use QuartusII software simulation, circuit waveform validated. download to EDA Experimental box. This design uses a
5、top-down with EP1C3T144, mixed input methods (diagram input - top level file links and VerilogHDL language input - each module design program) to implement a digital clock design, download and test.Keywords FPGA Chip;
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的數(shù)字鐘設(shè)計(jì)
- 基于fpga多功能數(shù)字鐘設(shè)計(jì)
- 基于fpga的數(shù)字鐘課程設(shè)計(jì)
- 基于fpga的數(shù)字鐘設(shè)計(jì)與實(shí)現(xiàn)
- 課程設(shè)計(jì)--基于fpga的數(shù)字鐘設(shè)計(jì)
- eda課程設(shè)計(jì)---基于fpga的數(shù)字鐘設(shè)計(jì)
- 畢業(yè)設(shè)計(jì)----fpga的數(shù)字鐘設(shè)計(jì)
- 基于fpga的多功能數(shù)字鐘課程設(shè)計(jì)
- 大學(xué)畢業(yè)論文-基于fpga的數(shù)字鐘設(shè)計(jì)
- 數(shù)字鐘畢業(yè)設(shè)計(jì)---可調(diào)數(shù)字鐘設(shè)計(jì)
- 基于dsp的數(shù)字鐘設(shè)計(jì)
- 脈沖與數(shù)字電路課程設(shè)計(jì)報(bào)告--基于fpga的數(shù)字鐘
- 基于fpga的多功能數(shù)字鐘說(shuō)明書
- 基于vhdl簡(jiǎn)易數(shù)字鐘設(shè)計(jì)
- 基于veriloghdl的數(shù)字鐘系統(tǒng)設(shè)計(jì)
- 基于verilog數(shù)字鐘設(shè)計(jì)報(bào)告
- 數(shù)字鐘課程設(shè)計(jì)---多功能數(shù)字鐘的設(shè)計(jì)與制作
- 數(shù)字鐘課程設(shè)計(jì)--多功能數(shù)字鐘的電路設(shè)計(jì)
- 數(shù)字鐘
- 基于quartus的多功能數(shù)字鐘設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論