

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著工業(yè)自動化的不斷發(fā)展,基于視覺的監(jiān)控系統(tǒng)和圖像處理系統(tǒng)的需求在持續(xù)增長,在公共交通、安全監(jiān)控、環(huán)境監(jiān)控、工業(yè)檢測、衛(wèi)星與實(shí)驗等領(lǐng)域有著重要的應(yīng)用。而在目前的視頻監(jiān)控系統(tǒng)中應(yīng)用FPGA處理的并不是很多,由于嵌入式系統(tǒng)中基于FPGA、DSP等處理芯片的能力越來越強(qiáng),尤其是FPGA的可并行處理優(yōu)勢,一些像素級的復(fù)雜算法在FPGA上可以輕而易舉的實(shí)時完成,如視頻的編解碼、邊緣提取、邊緣檢測等,所以FPGA勢必成為今后視頻監(jiān)控領(lǐng)域的一面旗幟。
2、
本文深入分析了現(xiàn)場可編程門陣列(FPGA)的基本結(jié)構(gòu)和工作方式,提出了利用FPGA并行處理優(yōu)勢完成實(shí)時監(jiān)控系統(tǒng)的搭建和實(shí)現(xiàn)方案,并實(shí)時完成圖像的灰度化、邊緣檢測、腐蝕膨脹算法的實(shí)現(xiàn),得到較好的邊緣檢測效果。該系統(tǒng)采用了ALTERA公司的Cyclone IV系列作為核心處理芯片來驅(qū)動OV7725攝像頭,對采集的數(shù)據(jù)進(jìn)行格式轉(zhuǎn)換、灰度化、邊緣檢測、膨脹腐蝕等算法處理,最后驅(qū)動VGA實(shí)時顯示。與傳統(tǒng)系統(tǒng)相比較,此系統(tǒng)具有可重構(gòu)性、
3、實(shí)時性好、設(shè)計靈活、處理速度快等優(yōu)勢。系統(tǒng)主要分為圖像采集模塊、預(yù)處理模塊、邊緣檢測模塊、跨時鐘域和圖像緩存模塊、VGA顯示模塊等,此系統(tǒng)利用verilog HDL語言對各個模塊編程實(shí)現(xiàn),在Quartus II平臺上完成測試和板級實(shí)現(xiàn),尤其對OV7725攝像頭輸出的視頻流在不同時鐘域?qū)崿F(xiàn)跨時鐘域的數(shù)據(jù)交互、邊緣檢測和膨脹腐蝕算法的FPGA實(shí)現(xiàn)深入分析,利用modelsim和signal Tap II軟件進(jìn)行了仿真和板級調(diào)試。研究結(jié)果表明
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的實(shí)時Sobel邊緣檢測系統(tǒng)設(shè)計.pdf
- 基于FPGA的實(shí)時圖像邊緣檢測系統(tǒng)的研究.pdf
- 基于FPGA的圖像邊緣檢測系統(tǒng)設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的實(shí)時影像監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的Sobel算子實(shí)時圖像邊緣檢測系統(tǒng)的設(shè)計.pdf
- 基于FPGA邊緣檢測Marr方法的研究與實(shí)現(xiàn).pdf
- 圖像邊緣檢測并行算法的研究和基于FPGA的實(shí)現(xiàn).pdf
- 基于FPGA紅外圖像實(shí)時采集與邊緣檢測方法研究.pdf
- 基于FPGA的運(yùn)動目標(biāo)實(shí)時檢測與跟蹤系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于實(shí)時監(jiān)控視頻的人體目標(biāo)檢測和跟蹤系統(tǒng)的設(shè)計與實(shí)現(xiàn).pdf
- 基于ARM和FPGA的智能監(jiān)控系統(tǒng)設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的圖像邊緣檢測系統(tǒng)研究與設(shè)計.pdf
- 基于FPGA的圖像邊緣檢測系統(tǒng)設(shè)計.pdf
- 基于nios Ⅱ的實(shí)時圖像邊緣檢測系統(tǒng)的研究.pdf
- 監(jiān)控視頻質(zhì)量實(shí)時檢測系統(tǒng)的設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的全景監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA與DSP的視頻監(jiān)控系統(tǒng)實(shí)現(xiàn).pdf
- 基于實(shí)時流的網(wǎng)絡(luò)監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于AIS的船舶實(shí)時監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的實(shí)時視頻去霧系統(tǒng)的研究與實(shí)現(xiàn).pdf
評論
0/150
提交評論