版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、多核系統(tǒng)芯片(MPSoC)中集成多個處理器,在提高計算并行度、降低功耗的同時,還帶來測試復雜度等新的挑戰(zhàn)。如何保證多核的功能正確與協(xié)同工作,需要研究多核軟、硬件多種因素協(xié)同工作的聯(lián)合測試問題。本文以多核測試為研究對象,在已有單核測試的基礎上,從軟件加速測試、JTAG多核調試和軟硬件聯(lián)合驗證等角度研究MPSoC測試技術。主要工作可以歸納如下:
1、建立基于FPGA的多核軟件快速調試平臺。針對MPSoC嵌入式軟件調試過程中,待測向
2、量多,傳統(tǒng)調試方法速度慢等問題,研究多核軟件加速測試方法。在設計前期為軟件提供一個可執(zhí)行的硬件模型,并將其下載到FPGA開發(fā)板中,每個待測軟件程序均可獨立通過PC端加載到MPSoC各處理器中運行,并能查看最終運行結果,完成MPSoC中軟件調試過程。FPGA原型實驗結果表明,與基于軟件仿真的方法相比,軟件調試效率可提升至少2個數量級。
2、研究了一種基于JTAG的多核測試方案。從減少多核測試時間和降低測試硬件邏輯資源消耗等角度出
3、發(fā),在已有單核測試的基礎上,使用集中控制方式,增加一個測試控制模塊和一個時鐘同步接口模塊,實現(xiàn)基于JTAG測試方法的多核測試通路的選擇配置,完成多核測試。RTL級測試結果表明,該方法比其他同類方法在測試時間和邏輯資源消耗上具有一定的優(yōu)勢。
3、在RTL級和FPGA原型兩個層次完成MPSoC驗證工作。為了縮短驗證周期,本文采用軟硬件聯(lián)合測試方法。在系統(tǒng)開發(fā)的不同時期,針對不同的測試層次,通過測試向量的統(tǒng)一編寫,分別進行了RTL級
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- MPSoC性能估計技術研究.pdf
- MPSoC通信互連技術研究.pdf
- 網絡化MPSoC高能效設計技術研究.pdf
- MPSoC族節(jié)點設計及初始化技術研究.pdf
- 基于MPSoC的移動視頻監(jiān)控關鍵技術研究.pdf
- 關聯(lián)多任務MPSoC數據系統(tǒng)關鍵技術研究.pdf
- 低功耗MPSoC片上總線關鍵技術研究.pdf
- 基于片上網絡的MPSoC關鍵技術研究.pdf
- MPSOC多線程處理器關鍵技術研究.pdf
- ADC測試技術研究.pdf
- 軟件測試技術研究.pdf
- 微測試技術研究.pdf
- FPGA測試技術研究.pdf
- 橋梁結構測試技術研究.pdf
- 網絡協(xié)議測試技術研究.pdf
- MPLS及其測試技術研究.pdf
- GSM系統(tǒng)測試技術研究.pdf
- MPSoC-NoC多核體系結構及原型芯片實現(xiàn)技術研究.pdf
- Fuzz安全測試技術研究.pdf
- 破片速度測試技術研究.pdf
評論
0/150
提交評論