SDH中C-4-VC-4映射與解映射系統(tǒng)設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩64頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著現(xiàn)代數(shù)字通信技術(shù)的發(fā)展,傳統(tǒng)的準(zhǔn)同步數(shù)字體系(PDH)在應(yīng)用中暴露出一些弱點(diǎn)正成為光纖通信技術(shù)進(jìn)一步發(fā)展的障礙。在這種情況下,同步數(shù)字體系(SDH)以其具有國(guó)際統(tǒng)一的規(guī)范、統(tǒng)一的標(biāo)準(zhǔn)接口、傳輸速率高,傳輸量大、兼容性好、強(qiáng)大的網(wǎng)絡(luò)管理能力等優(yōu)點(diǎn)正逐漸取代PDH成為主要的傳送網(wǎng)體制。并被越來(lái)越廣泛地應(yīng)用在光纖通信、微波通信等技術(shù)領(lǐng)域中。本文在理論分析的基礎(chǔ)上,設(shè)計(jì)了一種基于FPGA的SDH的映射與解映射系統(tǒng)的實(shí)現(xiàn)方案。研究的目的是將1

2、39.264Mbit/s的支路信號(hào)通過(guò)C-4映射進(jìn)VC-4以及將VC-4解映射,恢復(fù)出原來(lái)的信號(hào)。系統(tǒng)功能由FPGA芯片實(shí)現(xiàn),本論文選用Altera公司CycloneIII系列EP3C25Q240C8芯片。全文具體包括以下主要內(nèi)容:首先,介紹了PDH的弱點(diǎn)、SDH的優(yōu)點(diǎn)、幀結(jié)構(gòu)、基本復(fù)用單元以及SDH的基本復(fù)用映射結(jié)構(gòu)和映射方法。其次,根據(jù)SDH的理論基礎(chǔ),選擇合適的映射方法并采用自頂向下的設(shè)計(jì)思想,將整個(gè)系統(tǒng)分為8個(gè)模塊(其中映射和解

3、映射各為4個(gè)):HDB3碼編/譯碼模塊、串并/并串轉(zhuǎn)換模塊、正碼速調(diào)整模塊、碼速恢復(fù)模塊以及映射/解映射模塊。再次,通過(guò)Verilog HDL硬件描述語(yǔ)言進(jìn)行電路模塊的設(shè)計(jì),并了QuartusⅡ中進(jìn)行功能仿真、綜合、布局布線、時(shí)序仿真,直至?xí)r序仿真的結(jié)果符合我們的要求。并通過(guò)QuartusⅡ?qū)⒃O(shè)計(jì)好的文件下載到開(kāi)發(fā)板上,通過(guò)示波器和誤碼測(cè)試儀(ANT-5)進(jìn)行驗(yàn)證。最后對(duì)整個(gè)論文進(jìn)行了總結(jié),并對(duì)今后的研究工作做出展望。本文旨在通過(guò)FPG

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論