雷達(dá)中頻信號(hào)處理與采集系統(tǒng)的研制.pdf_第1頁(yè)
已閱讀1頁(yè),還剩94頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、雷達(dá)系統(tǒng)作為現(xiàn)代戰(zhàn)爭(zhēng)系統(tǒng)中的關(guān)鍵部分其研制倍受重視。在雷達(dá)研制和功能驗(yàn)證階段,迫切需要一種能夠在雷達(dá)外場(chǎng)試驗(yàn)過(guò)程中采集記錄雷達(dá)目標(biāo)回波信息和雷達(dá)動(dòng)態(tài)工作過(guò)程的測(cè)試設(shè)備。同時(shí)該設(shè)備也為開(kāi)展雷達(dá)目標(biāo)回波信號(hào)特性研究和雷達(dá)信號(hào)處理新算法提供一個(gè)有效的工具和手段。
  本文根據(jù)項(xiàng)目要求,綜合考慮研制周期、研發(fā)成本、已有的技術(shù)積累等各種因素,提出了一種適合于工作在雷達(dá)實(shí)驗(yàn)場(chǎng)的中頻信號(hào)基帶調(diào)制和采集系統(tǒng)的實(shí)現(xiàn)方案,并在此基礎(chǔ)上完成了該系統(tǒng)的設(shè)

2、計(jì)與測(cè)試。本方案以FPGA為核心器件,DDC設(shè)計(jì),IDE接口控制邏輯,USB接口芯片控制邏輯均由FPGA實(shí)現(xiàn),F(xiàn)PGA的內(nèi)部邏輯設(shè)計(jì)和算法實(shí)現(xiàn)是本文討論的重點(diǎn)。
  本文首先介紹應(yīng)用背景和主要任務(wù),以此為依據(jù)提出了系統(tǒng)整體設(shè)計(jì)方案,并簡(jiǎn)要介紹器件器件性能指標(biāo)。在調(diào)制接收方面,探討了基于軟件無(wú)線電的數(shù)字下變頻部分的理論,闡述了設(shè)計(jì)指標(biāo)的依據(jù),詳述了設(shè)計(jì)實(shí)現(xiàn)。在存儲(chǔ)記錄方面,分析了IDE硬盤(pán)特性和接口協(xié)議,并根據(jù)協(xié)議特性實(shí)現(xiàn)了一個(gè)可聯(lián)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論