版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、數(shù)字音視頻編解碼標(biāo)準(zhǔn)--先進(jìn)音視頻編碼標(biāo)準(zhǔn)(AVS)是我國(guó)自主制定的數(shù)字電視、IPTV等音視頻系統(tǒng)的基礎(chǔ)性標(biāo)準(zhǔn)。AVS標(biāo)準(zhǔn)第2部分(AVS-P2)屬高效的第二代視頻編碼技術(shù),擁有與H.264近似的壓縮性能,并且實(shí)現(xiàn)方案簡(jiǎn)潔。AVS標(biāo)準(zhǔn)的編碼效率得到了極大提高,但其運(yùn)算復(fù)雜度也大為增加,再加上實(shí)際應(yīng)用環(huán)境中實(shí)時(shí)運(yùn)算的限制,對(duì)視頻解碼器的硬件實(shí)現(xiàn)提出了巨大的挑戰(zhàn)。 本文研究了AVS標(biāo)準(zhǔn),詳細(xì)分析了幀內(nèi)預(yù)測(cè)算法和去塊效應(yīng)環(huán)路濾波算法,
2、提出了實(shí)現(xiàn)自適應(yīng)幀內(nèi)預(yù)測(cè)模塊和環(huán)路濾波器模塊的硬件架構(gòu)。自適應(yīng)幀內(nèi)預(yù)測(cè)硬件架構(gòu)采用8×8塊級(jí)自適應(yīng)流水線,利用滑動(dòng)窗口獲取片上存儲(chǔ)器中的參考樣本,使用8個(gè)并行的處理單元計(jì)算預(yù)測(cè)值,用脈動(dòng)陣列實(shí)現(xiàn)復(fù)雜色度Plane模式預(yù)測(cè)值的計(jì)算。環(huán)路濾波器模塊采用5級(jí)流水線架構(gòu),使用由片上存儲(chǔ)器和AHB總線接口SDRAM存儲(chǔ)控制器組成的層次化存儲(chǔ)器管理模塊管理樣本值,用改進(jìn)的邊界濾波順序解決了流水線沖突問(wèn)題,用轉(zhuǎn)置模塊實(shí)現(xiàn)邊界濾波樣本的行列轉(zhuǎn)置,利用門
3、控時(shí)鐘降低功耗。 采用自項(xiàng)向下的設(shè)計(jì)方法,使用Verilog硬件描述語(yǔ)言完成了幀內(nèi)預(yù)測(cè)模塊和環(huán)路濾波器的RTL級(jí)建模,以參考模型RM52j為基礎(chǔ)建立了正確的C_model。使用SystemVerilog語(yǔ)言結(jié)合Mentor公司的高級(jí)驗(yàn)證方法學(xué)(AVM)搭建驗(yàn)證平臺(tái)對(duì)設(shè)計(jì)進(jìn)行功能驗(yàn)證,采用了事務(wù)級(jí)的驗(yàn)證策略,使用了隨機(jī)約束和功能覆蓋率等驗(yàn)證技術(shù)新特性。該驗(yàn)證平臺(tái)能夠極大的提高驗(yàn)證效率,其組件具有可重用性。使用Synopsys公司的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的AVS解碼器幀內(nèi)預(yù)測(cè)和環(huán)路濾波的研究與設(shè)計(jì).pdf
- AVS解碼器幀內(nèi)預(yù)測(cè)和去塊濾波的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于ESL設(shè)計(jì)的AVS解碼器SoC設(shè)計(jì)與幀內(nèi)預(yù)測(cè)硬件實(shí)現(xiàn).pdf
- AVS環(huán)路濾波器的硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- h.264解碼器幀內(nèi)預(yù)測(cè)的硬件設(shè)計(jì)與實(shí)現(xiàn)
- h.264幀內(nèi)預(yù)測(cè)解碼器的優(yōu)化與硬件實(shí)現(xiàn)
- AVS視頻解碼器中去塊效應(yīng)環(huán)路濾波模塊的硬件設(shè)計(jì).pdf
- AVS編碼器中幀內(nèi)預(yù)測(cè)與環(huán)路濾波模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS編解碼器整數(shù)變換與環(huán)路濾波模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS解碼器中運(yùn)動(dòng)矢量預(yù)測(cè)的硬件實(shí)現(xiàn).pdf
- h.264與avs多模視頻解碼器中環(huán)路濾波模塊的硬件設(shè)計(jì)
- 適于h.264和avs標(biāo)準(zhǔn)視頻編解碼的環(huán)路濾波器設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的AVS編碼器中幀內(nèi)預(yù)測(cè)和環(huán)路濾波模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS幀內(nèi)預(yù)測(cè)解碼算法的硬件化設(shè)計(jì)與驗(yàn)證.pdf
- AVS全I(xiàn)幀解碼器基于SystemC的實(shí)現(xiàn).pdf
- AVS硬件解碼器中運(yùn)動(dòng)補(bǔ)償部分的設(shè)計(jì)與實(shí)現(xiàn).pdf
- h.264及avs解碼中幀內(nèi)預(yù)測(cè)的硬件設(shè)計(jì)和asic實(shí)現(xiàn)
- AAC解碼器中合成濾波器組的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS視頻解碼器可變長(zhǎng)解碼和反量化反變換模塊硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS解碼幀內(nèi)亮度預(yù)測(cè)IP模塊的硬件化設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論