版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、離散余弦變換(DCT)在圖像編碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG1、MPEG2、MPEG4和H.26x等國(guó)際標(biāo)準(zhǔn)采用。由于DCT的計(jì)算量較大,軟件實(shí)現(xiàn)DCT往往難以滿(mǎn)足實(shí)時(shí)處理的要求,因而在很多實(shí)際應(yīng)用中需要采用硬件設(shè)計(jì)的DCT處理電路來(lái)滿(mǎn)足對(duì)處理速度的要求。本文所研究的內(nèi)容就是針對(duì)圖像處理應(yīng)用的8×8點(diǎn)陣二維DCT處理核的硬件實(shí)現(xiàn)。本文首先介紹了DCT在圖像處理中的作用和原理,詳細(xì)說(shuō)明了DCT變換實(shí)現(xiàn)圖像壓縮的過(guò)程,用與其
2、它變換相比較的方法來(lái)說(shuō)明用DCT變換實(shí)現(xiàn)圖像壓縮的優(yōu)勢(shì)。然后,分析研究各種DCT快速算法,總結(jié)前人對(duì)DCT快速算法及其VLSI實(shí)現(xiàn)所做的研究。根據(jù)圖像處理的特點(diǎn)和基于IP復(fù)用的設(shè)計(jì)思想,結(jié)合DCT快速算法和硬件實(shí)現(xiàn)的特點(diǎn),以提高速度、減少設(shè)計(jì)面積和功耗為目標(biāo),本文給出了一種DCT的硬件設(shè)計(jì)方案。 該方案利用DCT的行列分離特性,采用流水線(xiàn)設(shè)計(jì)技術(shù),將二維DCT實(shí)現(xiàn)轉(zhuǎn)化為兩次的一維DCT實(shí)現(xiàn)。復(fù)用一維DCT運(yùn)算模塊,從而避免了采用
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于圖象處理應(yīng)用的DCT-IDCT IP核的VLSI設(shè)計(jì).pdf
- 整數(shù)DCT變換IP軟核設(shè)計(jì)與驗(yàn)證.pdf
- 二維離散余弦變換的VLSI實(shí)現(xiàn)及IP軟核設(shè)計(jì).pdf
- 32bit DCT-IDCT IP軟核設(shè)計(jì).pdf
- 基于FPGA的SATA IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- Sigma delta ADC IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于VCI的IP核互聯(lián)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- SERCOS IP核的研究與實(shí)現(xiàn).pdf
- 橢圓曲線(xiàn)加密IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 橢圓曲線(xiàn)密碼算法IP的VLSI實(shí)現(xiàn).pdf
- SpaceWire路由器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- RSA加密算法IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- CORDIC的IP核生成平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理關(guān)鍵IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- SATAII設(shè)備端IP核的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- Motion JPEG圖像編碼IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低速串行通信總線(xiàn)IP軟核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AES加密算法的研究與IP核設(shè)計(jì)實(shí)現(xiàn).pdf
- AES協(xié)處理器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 二維DCT-IDCT處理核的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論