基于雙通道DSP+FPGA的數(shù)字信號(hào)處理系統(tǒng).pdf_第1頁(yè)
已閱讀1頁(yè),還剩64頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字信號(hào)處理廣泛應(yīng)用于各種科學(xué)和技術(shù)領(lǐng)域中,在如今的數(shù)字信號(hào)處理中越來(lái)越重要的作用。隨著信息技術(shù)、大規(guī)模集成電路和計(jì)算機(jī)的飛速發(fā)展,數(shù)字信號(hào)處理技術(shù)取得了快速的發(fā)展。尤其是專用數(shù)字信號(hào)處理器DSP和大規(guī)??删幊唐骷﨔PGA的發(fā)展更是促進(jìn)了數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)的快速發(fā)展。
  本文介紹了數(shù)字信號(hào)處理系統(tǒng)目前發(fā)展的現(xiàn)狀,以導(dǎo)航領(lǐng)域的數(shù)字處理作為應(yīng)用背景,經(jīng)過(guò)研究制定設(shè)計(jì)方案,對(duì)各個(gè)模塊電路進(jìn)行設(shè)計(jì),開(kāi)發(fā)了基于雙通道DSP+FPGA的數(shù)

2、字信號(hào)處理系統(tǒng)的硬件平臺(tái)。平臺(tái)應(yīng)用中,DSP主要負(fù)責(zé)數(shù)據(jù)的處理和與外部的SRIO通信、FPGA主要負(fù)責(zé)調(diào)制解調(diào)、編解碼、信號(hào)實(shí)時(shí)處理與通道控制等功能,兩者結(jié)合實(shí)現(xiàn)優(yōu)勢(shì)互補(bǔ),充分發(fā)揮DSP的高性能和FPGA的靈活性;同時(shí)該硬件平臺(tái)對(duì)外提供SRIO接口和LVDS接口,實(shí)現(xiàn)系統(tǒng)的快速數(shù)據(jù)交換功能;FPGA數(shù)據(jù)配置采用CPLD與FLASH結(jié)合的方式模擬并行配置模式,可以通過(guò)DSP實(shí)現(xiàn)在線加載的功能。
  研究表明,基于雙通道DSP+FPG

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論