版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著數(shù)字信號處理技術的快速發(fā)展,對連接模擬世界與數(shù)字世界之間橋梁的模數(shù)轉換器(ADC)性能要求越來越高。作為中高精度、速度ADC的代表,流水線型ADC是最常用的ADC之一,應用非常廣泛。隨著CMOS工藝的演進,特征線寬不斷縮小,在保證流水線型ADC高性能的同時,設計難度逐漸加大,功耗也變得越來越可觀。數(shù)字輔助校正技術的提出,使得可以利用數(shù)字信號處理技術來改善傳統(tǒng)模擬電路的性能,從而將電路性能的提高從模擬域轉移到數(shù)字域,使得模擬電路與數(shù)字
2、電路一樣不斷受益于工藝演進,因而這一方法成為當今集成電路設計的一個研究熱點。
影響流水線型ADC性能的兩大主要因素是級間余量放大器增益誤差和增益數(shù)模轉換器(MDAC)電容匹配誤差。為了提高性能,采用數(shù)字校正技術對這兩類誤差進行校正。然而現(xiàn)有的數(shù)字校正技術存在數(shù)字硬件代價過高、需要增加模擬硬件開銷、校正精度有限等問題。本論文分別從降低數(shù)字硬件代價、降低模擬硬件開銷、提高校正精度等角度出發(fā),對流水線型ADC數(shù)字校正技術進行了研究,
3、主要工作內容包括:
為了對流水線型ADC數(shù)字校正技術進行研究,需要對系統(tǒng)中的各種非理想因素、電路中各個模塊工作細節(jié)以及校正算法進行模擬,此時建立高層次行為級仿真平臺就變得非常重要。本文采用硬件描述語言Verilog-A和Verilog建立了一個流水線型ADC數(shù)字校正技術行為級仿真平臺。在電路設計完成之后,需要一個真實的平臺來對校正算法的硬件代價和功耗等進行評估,基于這一點,建立了一個基于FPGA的流水線型ADC數(shù)字校正技術驗證
4、平臺。這兩項工作為數(shù)字校正算法的研究提供通用的仿真驗證平臺,從而為本文后續(xù)的研究奠定基礎。
為了降低流水線型ADC功耗,采用開環(huán)結構的放大器來作為級間運算放大器,對于開環(huán)放大器引入的非線性失真,通常采用基于統(tǒng)計規(guī)律的數(shù)字校正算法來校正。傳統(tǒng)的基于統(tǒng)計規(guī)律的數(shù)字校正算法通常將非線性誤差值存儲在高速ROM(Read Only Memory,ROM)中,然后通過查表法來獲得誤差值。其中存在的問題是需要使用一部分高速ROM,導致設計成
5、本較高,并且校正范圍受到ROM容量的限制。針對這一點,提出了一種采用分段線性插值法來估計級間運算放大器非線性誤差的流水線型ADC后臺數(shù)字校正算法。這種算法首先利用信號傳輸?shù)慕y(tǒng)計規(guī)律,通過分段線性插值法來計算級間運算放大器的非線性誤差,然后將該誤差在后級中補償給放大器所在子級的數(shù)字輸出碼,從而達到校正的目的。該算法中的非線性誤差通過計算得到,而不是存儲在ROM中,可以降低存儲器開銷,從而降低校正代價。
為了對MDAC中級間運算放
6、大器誤差和電容不匹配誤差同時進行校正,需要建立MDAC傳輸函數(shù)模型。在以前類似的校正算法中,建立MDAC傳輸函數(shù)模型通常需要設計專門的參考ADC,這種做法會增加模擬部分電路設計難度和模擬電路硬件開銷。鑒于此,提出了一種采用統(tǒng)計規(guī)律來建立MDAC傳輸函數(shù)模型,從而估計非線性誤差,進而對該誤差進行補償?shù)臄?shù)字校正算法。這種算法首先利用輸入信號的統(tǒng)計規(guī)律來建立MDAC傳輸函數(shù)模型,然后利用該模型來估計MDAC非線性誤差,最后把估計所得的誤差在后
7、級進行補償。這種校正算法建立MDAC傳輸函數(shù)模型不需要額外設計參考ADC,大大降低了模擬電路設計復雜度和模擬硬件開銷。仿真結果表明,該算法能有效地消除級間運算放大器誤差和電容失配誤差的影響,從而提高ADC的線性度。
為了降低流水線型ADC系統(tǒng)功耗,可以選用低增益的運算放大器、Class-AB型放大器、開環(huán)放大器等結構的放大器作為級間增益放大器,這一類的放大器非線性失真都比較嚴重,需要采用數(shù)字方式進行校正。針對以前的確定性數(shù)字校
8、正算法采用三次多項式對Class-AB型運算放大器傳輸函數(shù)進行近似,導致校正精度過低的問題,提出了一種采用測試信號來建立開環(huán)放大器傳輸函數(shù)模型,從而對放大器非線性誤差進行校正的確定性數(shù)字校正算法。該算法通過選取最接近實際情況的傳輸函數(shù)模型對開環(huán)放大器的傳輸函數(shù)進行近似來提高校正精度。首先在測試信號的輔助下建立開環(huán)放大器傳輸函數(shù)模型,然后通過該傳輸函數(shù)模型進行插值運算,最后由后級ADC的數(shù)字輸出碼來估計理想的運算放大器輸入碼值,從而達到校
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 16位100MSPS流水線型ADC數(shù)字自校正技術的研究與實現(xiàn).pdf
- CMOS流水線型ADC研究與設計.pdf
- 流水線ADC的后臺數(shù)字校正算法研究.pdf
- 流水線ADC數(shù)字后臺校正算法的設計研究.pdf
- 流水線型ADC確定性后臺校正系統(tǒng)研究與設計.pdf
- 一種低壓高速的流水線型ADC數(shù)字校正系統(tǒng)的研究與實現(xiàn).pdf
- 高速流水線A-D轉換器的數(shù)字流水線校正技術.pdf
- 10位高速CMOS流水線型ADC設計.pdf
- 流水線ADC諧波失真的數(shù)字后臺校正算法研究.pdf
- 數(shù)字自校準流水線ADC設計.pdf
- 流水線型10-bit高速ADC芯片設計.pdf
- 流水線型ADC中采樣保持電路研究與設計.pdf
- 數(shù)字輔助流水線ADC關鍵單元設計.pdf
- 流水線ADC數(shù)字后臺校準方法研究.pdf
- 12位100MSPS流水線型ADC研究與設計.pdf
- 0.13umcmos流水線型adc采樣保持電路設計
- 8位16Msps流水線型ADC電路設計研究.pdf
- 10位CMOS流水線型ADC中的低功耗設計.pdf
- 高速高精度流水線型ADC單元電路的研究與設計.pdf
- 8位250MSPS流水線型ADC的研究與設計.pdf
評論
0/150
提交評論