基于BLMS數(shù)字校準(zhǔn)技術(shù)的低功耗流水線ADC設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩95頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、作為模擬世界與數(shù)字世界之間的橋梁,模數(shù)轉(zhuǎn)換器(ADC)廣泛應(yīng)用于無線通信,生物醫(yī)療,消費(fèi)電子等領(lǐng)域。隨著CMOS工藝的不斷發(fā)展,數(shù)字信號(hào)處理技術(shù)取得了長(zhǎng)足的進(jìn)步。數(shù)字校準(zhǔn)技術(shù)的出現(xiàn),使得模數(shù)轉(zhuǎn)換器能夠?qū)崿F(xiàn)更小的功耗以及更高的精度。而在眾多模數(shù)轉(zhuǎn)換器結(jié)構(gòu)中,流水線ADC能夠在速度和精度之間取得較好的折衷以及可以與數(shù)字校準(zhǔn)技術(shù)良好結(jié)合的特點(diǎn)使其成為了國(guó)內(nèi)外的研究熱點(diǎn)。
  本設(shè)計(jì)中流水線ADC采用每級(jí)1.5位的流水線結(jié)構(gòu),能夠較好地容

2、忍比較器的失調(diào)誤差。同時(shí)采用電容逐級(jí)減小技術(shù)以降低流水線ADC整體功耗。去掉傳統(tǒng)流水線ADC中的前端采樣保持電路,引入通過匹配流水線ADC第一級(jí)乘法型數(shù)模轉(zhuǎn)換器(MDAC)和子模數(shù)轉(zhuǎn)換器(SADC)信號(hào)通路時(shí)間常數(shù)實(shí)現(xiàn)較高采樣精度的采樣網(wǎng)絡(luò)。為了結(jié)合 BLMS數(shù)字校準(zhǔn)技術(shù),MDAC采用電荷轉(zhuǎn)移式結(jié)構(gòu)。采樣開關(guān)采用柵壓自舉結(jié)構(gòu),實(shí)現(xiàn)了更高的線性度和更小的導(dǎo)通電阻。兩級(jí)結(jié)構(gòu)的運(yùn)放能夠使運(yùn)放的輸出擺幅最大化,該運(yùn)放開環(huán)增益僅為33dB,從而降

3、低了運(yùn)放的設(shè)計(jì)難度,進(jìn)一步降低了流水線ADC的功耗。帶溫度補(bǔ)償?shù)暮愣鐚?dǎo)偏置電路能夠保證在不同PVT條件下晶體管跨導(dǎo)的穩(wěn)定性。
  該流水線ADC采用0.13μm1.2V1P8M CMOS工藝實(shí)現(xiàn)。其整體版圖尺寸為4.7mm×4.3mm,芯片總功耗為480mW。其中模擬部分版圖面積為11.6mm2,功耗為380mW。仿真結(jié)果表明,在200MHz的采樣頻率下,對(duì)于頻率為3.13MHz和83.13 MHz的正弦輸入信號(hào),校準(zhǔn)前的信噪失

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論