基于BLMS數(shù)字校準技術的低功耗流水線ADC設計.pdf_第1頁
已閱讀1頁,還剩95頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、作為模擬世界與數(shù)字世界之間的橋梁,模數(shù)轉換器(ADC)廣泛應用于無線通信,生物醫(yī)療,消費電子等領域。隨著CMOS工藝的不斷發(fā)展,數(shù)字信號處理技術取得了長足的進步。數(shù)字校準技術的出現(xiàn),使得模數(shù)轉換器能夠?qū)崿F(xiàn)更小的功耗以及更高的精度。而在眾多模數(shù)轉換器結構中,流水線ADC能夠在速度和精度之間取得較好的折衷以及可以與數(shù)字校準技術良好結合的特點使其成為了國內(nèi)外的研究熱點。
  本設計中流水線ADC采用每級1.5位的流水線結構,能夠較好地容

2、忍比較器的失調(diào)誤差。同時采用電容逐級減小技術以降低流水線ADC整體功耗。去掉傳統(tǒng)流水線ADC中的前端采樣保持電路,引入通過匹配流水線ADC第一級乘法型數(shù)模轉換器(MDAC)和子模數(shù)轉換器(SADC)信號通路時間常數(shù)實現(xiàn)較高采樣精度的采樣網(wǎng)絡。為了結合 BLMS數(shù)字校準技術,MDAC采用電荷轉移式結構。采樣開關采用柵壓自舉結構,實現(xiàn)了更高的線性度和更小的導通電阻。兩級結構的運放能夠使運放的輸出擺幅最大化,該運放開環(huán)增益僅為33dB,從而降

3、低了運放的設計難度,進一步降低了流水線ADC的功耗。帶溫度補償?shù)暮愣鐚秒娐纺軌虮WC在不同PVT條件下晶體管跨導的穩(wěn)定性。
  該流水線ADC采用0.13μm1.2V1P8M CMOS工藝實現(xiàn)。其整體版圖尺寸為4.7mm×4.3mm,芯片總功耗為480mW。其中模擬部分版圖面積為11.6mm2,功耗為380mW。仿真結果表明,在200MHz的采樣頻率下,對于頻率為3.13MHz和83.13 MHz的正弦輸入信號,校準前的信噪失

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論