時間交織ADC數(shù)字校正算法的研究與開發(fā).pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著IC產(chǎn)業(yè)的快速發(fā)展和數(shù)字技術在信號處理、存儲、傳輸?shù)阮I域的廣泛運用,作為真實世界與數(shù)字世界橋梁的模數(shù)轉換器(ADC)日益成為國內外相關機構的研究熱點。然而,受制于集成電路設計與制造水平,單一通道ADC的性能經(jīng)過一段的時期高速提升已經(jīng)接近發(fā)展瓶頸。時間交織模數(shù)轉換器(time-interleaved ADC)使用多個子 ADC同時工作,并交替輸出轉換結果,從而在不增加設計難度的情況下成倍提高系統(tǒng)的轉換速率,為突破ADC性能的發(fā)展瓶頸提

2、供了有效方法。
  然而,包括失調失配、增益失配和采樣時鐘偏移等通道間失配嚴重影響了時間交織ADC的性能。本文詳細研究了TIADC中上述三種誤差的產(chǎn)生、對系統(tǒng)性能的影響及頻譜上的體現(xiàn)。在分析對比現(xiàn)有的誤差校正方法之后,根據(jù)通道間失調失配、增益失配和采樣時鐘偏移三種非理想因素的統(tǒng)計規(guī)律,提出了自適應的數(shù)字后臺校正算法。然后使用 simulink建模與仿真驗證了算法的有效性,并使用verilog硬件描述語言完成了校正系統(tǒng)的代碼設計與仿

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論