

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、模擬數(shù)字轉(zhuǎn)換器(ADC)是用于集成電路,溝通模擬信號(hào)與數(shù)字信號(hào)的關(guān)鍵電路。隨著數(shù)字集成電路的不斷發(fā)展,各種信號(hào)處理都在數(shù)字電路中進(jìn)行,迫切需求速度更快、精度更高的ADC,使之將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。目前,ADC的種類(lèi)繁多,用于不同精度,速度的工作環(huán)境。隨著人們對(duì)環(huán)境的不斷探索,必須不斷的開(kāi)發(fā)出更高速、更低功耗的ADC以適應(yīng)集成電路的需要。采用時(shí)間交織技術(shù)的ADC結(jié)構(gòu)作為一種新型的ADC電路結(jié)構(gòu)為提高電路的采樣速率,降低單個(gè)ADC電路的
2、性能要求發(fā)揮著重要作用,但是這種電路同時(shí)要求高的時(shí)鐘匹配和精度,多通道ADC又有較大的功耗。然而,在性能至上的今天,研究和設(shè)計(jì)多通道時(shí)間交織型ADC結(jié)構(gòu)越來(lái)越成為一種主流趨勢(shì)。
本文設(shè)計(jì)一種新型的時(shí)間交織結(jié)構(gòu)采樣保持電路的折疊插值模數(shù)轉(zhuǎn)換器,在滿足精度要求的情況下此種結(jié)構(gòu)可以交替多通道采樣,提高采樣速度,極大的提高了ADC的性能。其中,采樣保持電路采用了4×2結(jié)構(gòu)的兩級(jí)8通道結(jié)構(gòu),大大降低了每個(gè)通道ADC的設(shè)計(jì)難度。采保電路中
3、使用柵壓自舉開(kāi)關(guān),提高采樣保持電路的線性度。預(yù)放大器第一級(jí)采用四輸入的全差分結(jié)構(gòu)來(lái)減小系統(tǒng)噪聲,第二級(jí)采用全差分的結(jié)構(gòu)用以增大預(yù)放大器電路的放大倍數(shù)。預(yù)放大器網(wǎng)絡(luò)中運(yùn)用了插值技術(shù)和均值網(wǎng)絡(luò)技術(shù)來(lái)提高系統(tǒng)的性能,通過(guò)對(duì)預(yù)放大器網(wǎng)的分析調(diào)整邊界電阻,以滿足電路精度要求。折疊插值電路需要考慮的為速度、功耗和增益的折中。而高速比較器則需要選取合適的結(jié)構(gòu),以滿足精度、速度的要求。數(shù)字模塊還有編碼器和接口部分的工作,高速情況下合適的輸出接口電路對(duì)電
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種基于后臺(tái)校正的時(shí)間交織ADC設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種雙通道8-bit200MSPS時(shí)間交織流水線ADC的研究與設(shè)計(jì).pdf
- 一種采用新型調(diào)制模式的開(kāi)關(guān)電源的設(shè)計(jì).pdf
- 6位2GSps時(shí)間交織ADC設(shè)計(jì).pdf
- 基于調(diào)制的時(shí)間交織ADC數(shù)字校準(zhǔn)技術(shù)研究.pdf
- 一種低功耗SAR ADC的設(shè)計(jì).pdf
- 一種16位SAR ADC的設(shè)計(jì).pdf
- 一種采用AFFC補(bǔ)償方式的新型LDO系統(tǒng).pdf
- 時(shí)間交織ADC全數(shù)字校準(zhǔn)算法的研究與設(shè)計(jì).pdf
- 用于時(shí)間交織ADC的時(shí)鐘接收及分布網(wǎng)絡(luò)設(shè)計(jì).pdf
- 時(shí)間交織ADC多路選擇采樣-保持電路設(shè)計(jì).pdf
- 一種10位逐次逼近ADC的設(shè)計(jì).pdf
- 一種采用CDS技術(shù)的紅外讀出電路設(shè)計(jì).pdf
- 時(shí)間交織ADC數(shù)字校正算法的研究與開(kāi)發(fā).pdf
- 一種新型的CIJFMSK調(diào)制技術(shù).pdf
- 基于正弦擬合的時(shí)間交織ADC校準(zhǔn)算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多通道時(shí)間交織流水線ADC的研究與設(shè)計(jì).pdf
- 一種用于數(shù)字電源的延遲環(huán)ADC設(shè)計(jì).pdf
- 時(shí)間交織ADC后臺(tái)數(shù)字校準(zhǔn)算法的研究.pdf
- 基于FPGA高速時(shí)間交織ADC校準(zhǔn)與研究.pdf
評(píng)論
0/150
提交評(píng)論