版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、本文研究的是基于PowerPC體系結(jié)構(gòu)的X型微處理器整數(shù)單元中的乘法器部分。之所以選擇PowerPC體系結(jié)構(gòu)主要源于其結(jié)構(gòu)本身的靈活性。這種靈活體系結(jié)構(gòu)不但可以提供更多價格和性能組合,并同時保持軟件兼容性,還可以使后來的處理器更好地利用技術(shù)發(fā)展。PowerPC體系機構(gòu)是可擴充的,它同時包括32位和64位實現(xiàn)的規(guī)范,以保證當(dāng)前的32位PowerPC處理器和下一代64位處理器之間的軟件兼容。
X型微處理器是一款超標(biāo)量微處理器,有著
2、用于裝載指令和數(shù)據(jù)的32Kb、8路徑組關(guān)聯(lián)、物理尋址的高速緩存,并有獨立的指令、數(shù)據(jù)內(nèi)存管理單元;有著32位地址總線和64數(shù)據(jù)總線,對支持內(nèi)存訪問和內(nèi)存映射的I/O操作,提供單拍和突發(fā)數(shù)據(jù)的傳輸;并且可以由軟件進行控制在4種節(jié)能模式中進行切換,采用了先進的CMOS工藝,與TTL器件全面兼容。
對于處理器來說,運算單元是直接影響處理器性能高低的關(guān)鍵功能部件,而對于運算單元,乘法器又是其重要的組成部分。它是數(shù)字信號處理和邏輯運算的
3、核心,提高乘法器的性能對整個微處理器都有著至關(guān)重要的意義,因此對乘法器的研究與設(shè)計是十分必要的。
本文所研究的是32×32位的整數(shù)乘法器,采用的是改進的基為4的Booth編碼,分5個周期實現(xiàn),每個周期對8位乘數(shù)進行編碼得到四個34位的部分積(最后一個周期只編碼一位生成最高位的部分積)。通過Booth編碼將部分積的數(shù)量減少了一半,大大的提升了運算速度。對于每個周期產(chǎn)生的四個34位部分積通過使用華萊士樹壓縮的方法,進行了4-2CS
4、A和3-2CSA兩次壓縮,得到一個40位的操作數(shù)。然后將40位操作數(shù)的低8位數(shù)據(jù)由專用的寄存器儲存,不再被返回相加。最后的加法運算得出的結(jié)果中高32位被保留在寄存器當(dāng)中,等到下個時鐘周期開始,通過反饋電路,輸送到3-2CSA壓縮器與下個周期的低32位數(shù)相加,如此經(jīng)過4個周期,就會得到64位的結(jié)果,這樣不但使得乘法器的運算加快,還節(jié)省了電路的面積。最終加法器采用的是超前進位加法器和選擇進位加法器混合的形式,40位操作數(shù)按每4位劃分為一個單
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 應(yīng)用于PowerPC處理器的乘法器設(shè)計與驗證.pdf
- 基于fpga的乘法器設(shè)計
- 基于fpga的乘法器和除法器
- 快速乘法器的設(shè)計.pdf
- 一種高性能乘法器的設(shè)計與研究——43位浮點乘法器的設(shè)計與研究.pdf
- 基于優(yōu)化Booth算法實現(xiàn)的可配置18位乘法器硬核設(shè)計與驗證.pdf
- 基于宏單元異步乘法器的研究與設(shè)計.pdf
- 余數(shù)系統(tǒng)模加法器與模乘法器設(shè)計.pdf
- 有限域乘法器的設(shè)計實現(xiàn)與優(yōu)化.pdf
- 直接補碼陣列乘法器的設(shè)計原理
- 乘法器與調(diào)制器.pdf
- 原碼一位乘法器設(shè)計
- 素域上乘法器的FPGA設(shè)計與實現(xiàn).pdf
- 乘法器課程設(shè)計--基于vhdl的數(shù)字系統(tǒng)設(shè)計
- 浮點32位并行乘法器設(shè)計與研究.pdf
- 基于PowerPC體系結(jié)構(gòu)的向量整數(shù)單元設(shè)計與實現(xiàn).pdf
- 模擬乘法器概述
- 8位乘法器畢業(yè)設(shè)計
- fpga乘法器畢業(yè)設(shè)計開題報告
- 一種基于乘法器控制的pfc芯片設(shè)計
評論
0/150
提交評論