版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著商業(yè)計算和金融分析等高精度計算應(yīng)用領(lǐng)域的高速發(fā)展,提供硬件支持十進(jìn)制算術(shù)運(yùn)算變得越來越重要,新的IEEE754-2008浮點(diǎn)運(yùn)算標(biāo)準(zhǔn)也添加了十進(jìn)制算術(shù)運(yùn)算規(guī)范。采用硬件實(shí)現(xiàn)十進(jìn)制算術(shù)運(yùn)算正在成為趨勢,硬件十進(jìn)制乘法器也是國外一直關(guān)注的熱點(diǎn)。
論文對硬件實(shí)現(xiàn)并行十進(jìn)制乘法的部分積產(chǎn)生、部分積壓縮和最終積產(chǎn)生三個模塊進(jìn)行深入的分析與研究,設(shè)計了一種基于有符號基-10編碼的16×16十進(jìn)制位(digit)并行十進(jìn)制乘法器。在十進(jìn)
2、制部分積產(chǎn)生模塊,采用有符號基-10編碼將部分積的數(shù)目減少一半,采用本文提出的推測性十進(jìn)制加法器加速3倍被乘數(shù)倍數(shù)(3X)的產(chǎn)生。十進(jìn)制部分積壓縮模塊采用由十進(jìn)制3:2壓縮器構(gòu)成的壓縮樹將部分積壓縮至兩行,基于BCD-4221編碼的1位十進(jìn)制3:2壓縮器包括一個4位二進(jìn)制進(jìn)位保留加法器和一個BCD-4221至BCD-5211的編碼轉(zhuǎn)換電路。利用BCD-4221編碼的冗余特性對編碼轉(zhuǎn)換電路進(jìn)行優(yōu)化設(shè)計,降低壓縮模塊的復(fù)雜度及延遲。最終積產(chǎn)
3、生模塊采用本文提出的有條件推測性十進(jìn)制加法器快速得到乘積。在分析二進(jìn)制和十進(jìn)制加法器結(jié)構(gòu)的基礎(chǔ)上,論文完成了推測性十進(jìn)制加法器和有條件推測性十進(jìn)制加法的優(yōu)化設(shè)計。分析比較兩種提出的十進(jìn)制加法器的結(jié)構(gòu)特點(diǎn)與性能,并將其應(yīng)用于并行十進(jìn)制乘法器的設(shè)計中。
論文完成了并行十進(jìn)制乘法器從整體結(jié)構(gòu)到各個子模塊的設(shè)計、可綜合代碼的編寫、仿真綜合等一系列工作。采用VerilogHDL完成所有設(shè)計,在Modelsim平臺上進(jìn)行功能仿真與驗(yàn)證,在
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能并行乘法器半定制設(shè)計方法研究.pdf
- 高性能冗余二進(jìn)制乘法器的研究與設(shè)計.pdf
- 高性能并行乘法器關(guān)鍵技術(shù)研究.pdf
- 一種高性能乘法器的設(shè)計與研究——43位浮點(diǎn)乘法器的設(shè)計與研究.pdf
- 高性能64位并行乘法器的VLSI結(jié)構(gòu)研究和實(shí)現(xiàn).pdf
- 浮點(diǎn)32位并行乘法器設(shè)計與研究.pdf
- 高性能CPU中浮點(diǎn)乘法器的設(shè)計與實(shí)現(xiàn).pdf
- 高性能有限域乘法器的研究與實(shí)現(xiàn).pdf
- 十進(jìn)制乘法表
- 高性能DSP中32位浮點(diǎn)乘法器的設(shè)計與實(shí)現(xiàn).pdf
- 32位高速高性能浮點(diǎn)陣列乘法器的設(shè)計.pdf
- 畢業(yè)論文—高性能數(shù)字乘法器芯片電路設(shè)計
- eda課程設(shè)計--十進(jìn)制加法器
- 快速乘法器的設(shè)計.pdf
- eda十進(jìn)制計數(shù)加法器課程設(shè)計
- 基于fpga的乘法器設(shè)計
- 基于fpga的乘法器和除法器
- 余數(shù)系統(tǒng)模加法器與模乘法器設(shè)計.pdf
- 一種基于混合壓縮樹型結(jié)構(gòu)的高性能浮點(diǎn)乘法器的設(shè)計.pdf
- 組成原理課程設(shè)計-余三碼十進(jìn)制加法器
評論
0/150
提交評論