已閱讀1頁,還剩73頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、乘法器是高性能微控制器、數(shù)字信號(hào)處理器非常重要的運(yùn)算部件。時(shí)至今日,高性能乘法器除了用于數(shù)學(xué)運(yùn)算外,還在加密、圖像、語音等信號(hào)處理領(lǐng)域扮演著非常重要的角色。乘法器性能的優(yōu)劣直接影響著系統(tǒng)的速度,甚至決定了芯片的工作主頻。因此,設(shè)計(jì)并優(yōu)化乘法器的結(jié)構(gòu)將大大提高整個(gè)系統(tǒng)的速度、面積和功耗等性能指標(biāo),一直是國(guó)內(nèi)外研究的熱點(diǎn)之一。
本文對(duì)乘法器的理論進(jìn)行了較為深入的研究,在此基礎(chǔ)上實(shí)現(xiàn)了一個(gè)用于一款FPGA中的18位可配置并行乘法
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 有限域乘法器的設(shè)計(jì)實(shí)現(xiàn)與優(yōu)化.pdf
- 基于PowerPC體系結(jié)構(gòu)的乘法器設(shè)計(jì)與驗(yàn)證.pdf
- 基于形式化方法的Booth乘法器可靠性研究.pdf
- 原碼一位乘法器設(shè)計(jì)
- 一種高性能乘法器的設(shè)計(jì)與研究——43位浮點(diǎn)乘法器的設(shè)計(jì)與研究.pdf
- 面向可容錯(cuò)計(jì)算的非精確Booth乘法器的設(shè)計(jì)與評(píng)估.pdf
- 8位乘法器畢業(yè)設(shè)計(jì)
- 浮點(diǎn)32位并行乘法器設(shè)計(jì)與研究.pdf
- 習(xí)題四位乘法器的設(shè)計(jì)
- 16位可重構(gòu)乘法器設(shè)計(jì).pdf
- 基于fpga的乘法器設(shè)計(jì)
- 高性能DSP中32位浮點(diǎn)乘法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的乘法器和除法器
- 基于Verilog的數(shù)字乘法器和濾波器的優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- 快速乘法器的設(shè)計(jì).pdf
- 素域上乘法器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用移位相加原理設(shè)計(jì)8位乘法器
- 基于Dickson乘法器的SM2數(shù)字簽名算法研究與實(shí)現(xiàn).pdf
- 應(yīng)用移位相加原理設(shè)計(jì)8位乘法器
- 10位的移位相加乘法器仿真
評(píng)論
0/150
提交評(píng)論