基于UVM的高速數(shù)據(jù)交換電路驗證平臺設(shè)計研究.pdf_第1頁
已閱讀1頁,還剩63頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著片上系統(tǒng)(SOC)的規(guī)模及復(fù)雜度的迅速增長,驗證工作已成為芯片研制工作的具有決定作用的限制因素,而搭建一個高效的驗證平臺是提高驗證效率的關(guān)鍵技術(shù)。本文采用了業(yè)內(nèi)最新提出的通用驗證方法學(xué)UVM(Universal VerificationMethodology),針對光纖通訊數(shù)據(jù)交換電路首次實現(xiàn)UVM驗證平臺搭建,并且達到了覆蓋率收斂的目的,并且將驗證平臺組件抽象為可重用的共用庫,為后續(xù)工作打下了堅實基礎(chǔ)。
  本研究結(jié)合一款高

2、速串行光纖通訊數(shù)據(jù)網(wǎng)絡(luò)交換機SOC芯片的驗證過程,詳細介紹了其基于UVM驗證方法學(xué)的平臺各組件的設(shè)計流程及集成方法。首先介紹和分析目前交換電路的各種驗證語言和驗證方法學(xué)的優(yōu)點及不足,隨后詳細介紹了一些驗證關(guān)鍵技術(shù),并對UVM驗證方法學(xué)的關(guān)鍵機制進行了論述。在驗證平臺的設(shè)計過程中,基于UVM方法學(xué)及SystemVerilog語言,設(shè)計支持高速串行數(shù)據(jù)光纖通信協(xié)議的可重用的UVM平臺,并結(jié)合SOC處理器模型和其余外部功能模型實現(xiàn)軟硬件協(xié)同仿

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論