版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、現(xiàn)代無線通信技術(shù)對(duì)實(shí)時(shí)信號(hào)處理越來越重視,并且對(duì)其要求也日益增高。近十多年來,超大規(guī)模數(shù)字集成電路(Very Large Scale Integrated Circuit,VLSI)技術(shù)發(fā)展非常迅猛,所能提供的集成能力和其復(fù)雜程度也越來越高,這有效地促進(jìn)了數(shù)字集成電路在通信系統(tǒng)中實(shí)時(shí)信號(hào)處理領(lǐng)域的應(yīng)用。目前FPGA制造商針對(duì)不同需求,如高效信號(hào)處理運(yùn)算、高速傳輸以及控制靈活性等,提供了大量高性能FPGA芯片。然而,F(xiàn)PGA開發(fā)是很復(fù)雜且
2、很有技巧性的,本文基于寬帶碼分多址(Wideband Code Division Multiple Access,WCDMA)通信平臺(tái),對(duì)高效地利用大規(guī)模數(shù)字集成電路實(shí)現(xiàn)高速實(shí)時(shí)信號(hào)處理進(jìn)行了研究,主要取得的成果為:
1.對(duì) FPGA芯片的總體設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究。針對(duì)實(shí)時(shí)信號(hào)處理系統(tǒng)的特點(diǎn),提出了其在FPGA上實(shí)現(xiàn)的整體開發(fā)流程。并且以WCDMA物理層信道處理為例,分別對(duì)上行鏈路的隨機(jī)接入信道處理和下行鏈路的監(jiān)聽進(jìn)行了FPG
3、A的總體設(shè)計(jì)與實(shí)現(xiàn),并總結(jié)了FPGA總體設(shè)計(jì)過程中用到的技巧和方法。
2.對(duì) FPGA芯片的模塊化設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究?;?FPGA模塊化設(shè)計(jì)方法,對(duì)WCDMA物理層上、下行信道處理的兩個(gè)模塊:前綴碼檢測模塊及碼片同步模塊,進(jìn)行了模塊設(shè)計(jì)與實(shí)現(xiàn),并總結(jié)了模塊化設(shè)計(jì)過程中的常用技巧和方法。
3.對(duì) FPGA在實(shí)時(shí)信號(hào)處理系統(tǒng)中的規(guī)范設(shè)計(jì)方法進(jìn)行了研究?;趯?shí)時(shí)信號(hào)處理的特點(diǎn)以及科研實(shí)踐積累,歸納了在信號(hào)處理系統(tǒng)中FP
4、GA開發(fā)的基本原則、常用技巧,以及利用集成工具PlanAhead對(duì)設(shè)計(jì)添加區(qū)域約束的方法。
4.對(duì) FPGA開發(fā)平臺(tái)的系統(tǒng)行為測試開發(fā)了一種通用的測試方法。采用FPGA開發(fā)平臺(tái)與上位機(jī)通過千兆以太網(wǎng)互連通信的方式,將FPGA內(nèi)部信號(hào)線上的數(shù)據(jù)信息經(jīng)過網(wǎng)線傳送到上位機(jī),再由上位機(jī)對(duì)所上傳的數(shù)據(jù)進(jìn)行測試分析。
5.對(duì)FPGA設(shè)計(jì)中的自檢測試進(jìn)行了研究,給出一種簡單可行的測試方法。在FPGA系統(tǒng)設(shè)計(jì)時(shí)加入自檢測試需要的測試
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的SAR實(shí)時(shí)信號(hào)處理研究.pdf
- 基于FPGA的B超實(shí)時(shí)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速實(shí)時(shí)信號(hào)處理技術(shù)研究.pdf
- 基于FPGA的實(shí)時(shí)視頻信號(hào)處理系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA技術(shù)的微弱GPS信號(hào)實(shí)時(shí)處理的實(shí)現(xiàn).pdf
- 基于FPGA的通用實(shí)時(shí)信號(hào)處理系統(tǒng)的硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+ADSP的SAR-InSAR實(shí)時(shí)信號(hào)處理研究.pdf
- 基于FPGA的高速實(shí)時(shí)信號(hào)采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理模塊設(shè)計(jì).pdf
- 基于FPGA的超聲信號(hào)處理設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)實(shí)時(shí)采集系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的實(shí)時(shí)視頻處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理SoC設(shè)計(jì).pdf
- 高速實(shí)時(shí)信號(hào)處理系統(tǒng)的FPGA軟件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號(hào)處理分系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- 基于DSP+FPGA機(jī)器人敏感皮膚實(shí)時(shí)信號(hào)處理的研究.pdf
- 基于FPGA的實(shí)時(shí)圖像處理系統(tǒng).pdf
- 基于FPGA的實(shí)時(shí)同步處理系統(tǒng).pdf
- 基于FPGA的實(shí)時(shí)圖像采集與處理系統(tǒng)設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論