基于FPGA的雷達(dá)信號(hào)處理SoC設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩80頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、SoC是集成電路發(fā)展的必然趨勢(shì),是未來IC產(chǎn)業(yè)的核心技術(shù)。傳統(tǒng)的雷達(dá)信號(hào)處理設(shè)備體積大、功耗高、靈活性差、可靠性較低,如果采用SoC芯片來實(shí)現(xiàn)整個(gè)雷達(dá)信號(hào)處理,既可以減小系統(tǒng)的成本和面積,又可以滿足系統(tǒng)通用性和靈活性的設(shè)計(jì)需求,從而大幅提升雷達(dá)的檢測(cè)與跟蹤能力。
  本文以雷達(dá)信號(hào)處理算法為基礎(chǔ),用FPGA對(duì)雷達(dá)信號(hào)處理的各個(gè)模塊進(jìn)行了設(shè)計(jì)和驗(yàn)證。首先根據(jù)設(shè)計(jì)要求選擇了雷達(dá)信號(hào)處理SoC芯片的系統(tǒng)架構(gòu),對(duì)SoC芯片的存儲(chǔ)系統(tǒng)設(shè)計(jì)進(jìn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論