版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著高速數(shù)?;旌想娐返膹V泛應(yīng)用,如何設(shè)計(jì)一個(gè)穩(wěn)定可靠的電子系統(tǒng)是一種挑戰(zhàn)。在高速PCB的設(shè)計(jì)中,不僅要考慮高速數(shù)字電路的信號(hào)完整性問(wèn)題,也必須保證噪聲豐富的高速數(shù)字電路不會(huì)影響到對(duì)噪聲敏感的模擬電路。因此,高速混合電路中的噪聲抑制是一個(gè)重要的課題,關(guān)系到電子系統(tǒng)性能指標(biāo)的實(shí)現(xiàn)和可靠性。本文便是基于該主題,首先介紹一些高速數(shù)?;旌想娐吩O(shè)計(jì)的理論基礎(chǔ),通過(guò)信號(hào)完整性的理論知識(shí)分析高速PCB上反射、串?dāng)_和同時(shí)開關(guān)噪聲(SSN)的產(chǎn)生機(jī)理,并通
2、過(guò)EDA軟件仿真得到一些常見(jiàn)的減弱或消除上述現(xiàn)象的方法。本文著重介紹了一種新型的地層開槽隔離型電磁帶隙(EBG)結(jié)構(gòu),可用于高速混合電路的電源噪聲抑制。該結(jié)構(gòu)在電源層采用傳統(tǒng)L-bridged電磁帶隙結(jié)構(gòu),在地層采用隔離槽結(jié)構(gòu)。相較于傳統(tǒng)EBG結(jié)構(gòu),該結(jié)構(gòu)在-30 dB噪聲抑制深度下,噪聲隔離帶寬為0.48~10 GHz。針對(duì)該結(jié)構(gòu),提出其等效電路模型,分析噪聲抑制效果提升的原因。根據(jù)理論分析,為了改善噪聲抑制效果,可在地層隔離槽兩邊采
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)?;旌想娐饭摹肼晠f(xié)同優(yōu)化設(shè)計(jì)方法研究.pdf
- 高速PCB電路中同步開關(guān)噪聲抑制方法研究.pdf
- 高速PCB電路中電源開關(guān)噪聲抑制方法的研究.pdf
- 高速BiCMOS數(shù)模混合電路的工藝研究.pdf
- 高速PCB電路中噪聲抑制的分析與研究.pdf
- EBG在高速PCB電路中抑制電源噪聲的研究.pdf
- 高速數(shù)字系統(tǒng)中電源噪聲的抑制方法.pdf
- 高速電路同步開關(guān)噪聲抑制方案的研究.pdf
- 高速數(shù)字電路設(shè)計(jì)中電源噪聲抑制的研究.pdf
- 基于DES理論的數(shù)?;旌想娐窚y(cè)試方法的研究.pdf
- 基于數(shù)模混合電路的均衡研究.pdf
- CSRR和EBG結(jié)構(gòu)用于高速混合電路系統(tǒng)噪聲抑制的理論與技術(shù).pdf
- 一種面向高速數(shù)模混合信號(hào)電路的行為級(jí)建模方法及實(shí)現(xiàn).pdf
- 高速互連設(shè)計(jì)中噪聲的抑制研究.pdf
- 高速數(shù)字電路的信號(hào)傳輸及其噪聲抑制.pdf
- 基于電磁帶隙結(jié)構(gòu)的高速PCB電路中電源噪聲抑制的研究.pdf
- BIST技術(shù)的研究及在數(shù)?;旌想娐分械膶?shí)現(xiàn).pdf
- 基于局域和周期結(jié)構(gòu)的高速電路同步開關(guān)噪聲抑制研究.pdf
- 數(shù)?;旌想娐房蓽y(cè)試性設(shè)計(jì)研究.pdf
- 高速數(shù)?;旌想娐沸盘?hào)完整性分析與PCB設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論