傳感器SoC芯片的數(shù)字電路低功耗與可測(cè)試驗(yàn)證設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩107頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著消費(fèi)電子產(chǎn)品向高性能、便攜式應(yīng)用的不斷發(fā)展,要求其核心器件即系統(tǒng)芯片需要滿足低功耗設(shè)計(jì)要求。本文針對(duì)物聯(lián)網(wǎng)應(yīng)用項(xiàng)目的一款無線傳感SoC芯片設(shè)計(jì)進(jìn)行分析,研究相應(yīng)的低功耗設(shè)計(jì)及其可測(cè)性設(shè)計(jì)技術(shù)。
   論文首先從CMOS集成電路功耗產(chǎn)生的原理出發(fā),闡述目前大規(guī)模集成電路低功耗設(shè)計(jì)的相關(guān)技術(shù)及其研究進(jìn)展,分別就基于電源管理與時(shí)鐘管理兩種低功耗設(shè)計(jì)的基本方法和技術(shù)路線進(jìn)行具體介紹。為了說明我們實(shí)現(xiàn)對(duì)無線傳感SoC低功耗設(shè)計(jì)的合理性

2、和可靠性,本文還介紹了基于掃描鏈結(jié)構(gòu)的低功耗可測(cè)試性設(shè)計(jì)方法。最后,我們?cè)跓o線傳感SoC原始設(shè)計(jì)的基礎(chǔ)上,利用0.18um工藝庫參考UPF低功耗設(shè)計(jì)流程完成了該SoC芯片的低功耗和可測(cè)試設(shè)計(jì),并進(jìn)行相應(yīng)的分析和驗(yàn)證。論文工作的主要成果體現(xiàn)在:
   (1)通過芯片低功耗原理分析,建立基于時(shí)鐘控制和電源控制的低功耗設(shè)計(jì)方法及技術(shù)流程,給出適合于傳感器SoC芯片的低功耗設(shè)計(jì)解決方案,并設(shè)計(jì)出相應(yīng)的功耗管理與控制電路模塊。
  

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論