版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、目前利用FPGA開(kāi)發(fā)平臺(tái)實(shí)現(xiàn)CFAR(Constant False Alarm Rate)算法缺少通用的CFAR資源庫(kù)支持,開(kāi)發(fā)效率低、工程實(shí)現(xiàn)效率不高。為了提高CFAR算法開(kāi)發(fā)效率,同時(shí)滿(mǎn)足雷達(dá)信號(hào)處理的基本要求,本文提出了基于FPGA的CFAR開(kāi)發(fā)系統(tǒng)的設(shè)計(jì)。
本文首先根據(jù)開(kāi)發(fā)系統(tǒng)的基本要求和實(shí)現(xiàn)功能確立了開(kāi)發(fā)系統(tǒng)的總體設(shè)計(jì)方案。它主要包括FPGA硬件開(kāi)發(fā)平臺(tái)和軟件開(kāi)發(fā)平臺(tái)兩部分。FPGA硬件開(kāi)發(fā)平臺(tái)提供CFAR處理算法專(zhuān)
2、用芯片的驗(yàn)證和雷達(dá)采集模塊的通信接口。軟件開(kāi)發(fā)平臺(tái)用于開(kāi)發(fā)設(shè)計(jì)中所需要的資源庫(kù)以及對(duì)資源庫(kù)內(nèi)模塊實(shí)現(xiàn)調(diào)用,最后實(shí)現(xiàn)所需要的CFAR算法。其中CFAR資源庫(kù)的設(shè)計(jì)為本文的重點(diǎn)。本文主要研究了均值類(lèi)和統(tǒng)計(jì)類(lèi)CFAR的基本結(jié)構(gòu),歸納出兩類(lèi)CFAR的數(shù)學(xué)模型。均值類(lèi)CFAR算法包括N抽頭緩存器單元、保護(hù)單元、累加求和單元、最大值單元、最小值單元。統(tǒng)計(jì)類(lèi)CFAR算法包括排序機(jī)模型、統(tǒng)計(jì)計(jì)數(shù)模型。為了保證CFAR處理器能夠適應(yīng)不同雷達(dá)數(shù)據(jù)格式,設(shè)計(jì)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 雷達(dá)雜波圖CFAR算法研究及基于FPGA的實(shí)現(xiàn).pdf
- 基于FPGA的TCAM開(kāi)發(fā)板設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的JPEG壓縮系統(tǒng)的設(shè)計(jì)與開(kāi)發(fā).pdf
- 基于FPGA的TTS系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的TCON系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的JPEG壓縮系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的視頻顯示系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的視頻疊加系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的圖像加密系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的網(wǎng)絡(luò)開(kāi)發(fā)平臺(tái)硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的圖像采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的OFDM基帶系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的超聲檢測(cè)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)據(jù)同步系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA振動(dòng)時(shí)效系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的ODU監(jiān)控系統(tǒng)設(shè)計(jì)與開(kāi)發(fā).pdf
- 基于FPGA的語(yǔ)音門(mén)禁系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的HMMer加速系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的視頻采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的HDMI顯示系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論