

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、片上多核系統(tǒng)(Multi-Processor System-on-Chip,MPSoC)已經(jīng)成為高性能嵌入式系統(tǒng)的主要選擇。研究人員提出了片上互連網(wǎng)絡(luò)(on-chipinterconnection network)來滿足未來多/眾核系統(tǒng)的高帶寬、低延遲的通信需求。
路由器是片上互連網(wǎng)絡(luò)的關(guān)鍵部件,路由器設(shè)計的優(yōu)劣在很大程度上決定了整個片上互連網(wǎng)絡(luò)的性能。本文提出了一種投機設(shè)計,保證了虛通道和交叉開關(guān)分配結(jié)果的一致性,提高了
2、投機效率,并采用路由計算和微片寫緩存并行執(zhí)行技術(shù),可同時在網(wǎng)絡(luò)低負(fù)載和高負(fù)載下有效地縮短微片通過路由器的延遲,并將路由計算的延遲隱藏在微片同步的延遲中。與普通5級流水路由器相比,本文設(shè)計的路由器在不同的通信量下可以減小10%~28%的網(wǎng)絡(luò)延遲。與現(xiàn)有的投機策略相比,本文的設(shè)計頻率更高,面積和功耗的開銷更小,可以獲得4.4%的性能提升。
拓?fù)浣Y(jié)構(gòu)決定了片上互連網(wǎng)絡(luò)中各個節(jié)點的分布,對網(wǎng)絡(luò)延遲有著重要影響。當(dāng)前芯片的平面工藝使
3、得在片上互連網(wǎng)絡(luò)中只能使用低維度的拓?fù)?。本文通過模擬仿真和物理綜合,在網(wǎng)絡(luò)成本相同的情況下,對三種拓?fù)溥M行了評估。實驗表明,二維Torus具有最佳的性能。同時通過crossbar和片上互連網(wǎng)絡(luò)的對比,發(fā)現(xiàn)crossbar在連接8個節(jié)點時性能優(yōu)于片上互連網(wǎng)絡(luò),并且具有更小的面積和功耗,而當(dāng)節(jié)點數(shù)目上升時,crossbar的性能迅速下降。
隨著片上互連網(wǎng)絡(luò)的規(guī)模越來越大,軟件仿真已經(jīng)無法滿足片上互連網(wǎng)絡(luò)的驗證需求。本文設(shè)計了串
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 片上互連網(wǎng)絡(luò)跨層交互的應(yīng)用層優(yōu)化框架.pdf
- 基于NoC的片上互連模型分析與設(shè)計.pdf
- 基于廣義Petersen圖的片上互連網(wǎng)絡(luò)研究.pdf
- 片上互連網(wǎng)絡(luò)組件設(shè)計及其驗證研究.pdf
- 片上互連中pre-emphasis電路的研究與設(shè)計.pdf
- 片上互連網(wǎng)絡(luò)容錯關(guān)鍵技術(shù)研究.pdf
- 一種環(huán)形片上互連網(wǎng)絡(luò)的設(shè)計與驗證.pdf
- 基于蟲洞交換技術(shù)的片上互連網(wǎng)絡(luò)路由研究.pdf
- 高速低功耗片上互連接收電路研究與設(shè)計.pdf
- 片上互連網(wǎng)絡(luò)流控關(guān)鍵技術(shù)分析與實現(xiàn).pdf
- 帶存儲保護單元的多級片上互連結(jié)構(gòu)設(shè)計.pdf
- 可重構(gòu)計算處理器片上互連網(wǎng)絡(luò)架構(gòu)設(shè)計.pdf
- 基于多線程應(yīng)用特性的多-眾核系統(tǒng)片上互連與緩存一致性整體優(yōu)化方法.pdf
- 互連網(wǎng)絡(luò)及基于光互連的波長分配優(yōu)化研究.pdf
- 多核處理器片上光互連的研究.pdf
- 面向片上光互連的納米光波天線研究.pdf
- 片上抑制串?dāng)_差分互連結(jié)構(gòu)設(shè)計與分析.pdf
- 片上網(wǎng)絡(luò)(NoC)互連技術(shù)研究.pdf
- 片上天線與射頻-無線互連研究.pdf
- 面向片上光互連的高速光集成芯片研究.pdf
評論
0/150
提交評論