版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本文提出了基于FPGA的嵌入式誤碼測試儀設(shè)計系統(tǒng)方案,用于連續(xù)通信和幀突發(fā)通信模式下的誤碼率測試。本文的主要工作包括FPGA電路板設(shè)計和FPGA的底層開發(fā)設(shè)計。FPGA底層開發(fā)采用自上而下的模塊化設(shè)計思想,各個功能模塊用硬件語言VHDL設(shè)計,并在頂層實體電路圖設(shè)計中調(diào)用相應(yīng)功能模塊。同時詳細(xì)討論了測試數(shù)據(jù)發(fā)生模塊、接收同步模塊、誤碼插入模塊及PC104總線接口等模塊的設(shè)計。
本文設(shè)計的誤碼儀包括連續(xù)誤碼測試和幀格式突發(fā)誤碼
2、測試功能。連續(xù)測試采用連續(xù)偽隨機(jī)序列作為收發(fā)測試數(shù)據(jù)。在幀突發(fā)測試功能中,收發(fā)數(shù)據(jù)采用幀格式數(shù)據(jù),幀頭填充幀同步碼,數(shù)據(jù)段填充偽隨機(jī)序列,并且數(shù)據(jù)段長度可以設(shè)置;收發(fā)同步采用周期性地在一幀的起始處集中插入定長的幀同步碼,幀同步碼為重復(fù)的幀序號,并且在收端采用大數(shù)判決的方法檢測幀同步碼,減少傳輸中出現(xiàn)的干擾和誤碼,使幀同步更準(zhǔn)確。本文中ARM8019為一塊以ARM為中心的工業(yè)開發(fā)板,是一臺完整的嵌入式計算機(jī),內(nèi)嵌Linux系統(tǒng),作為誤碼測
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 誤碼測試與誤碼測試儀性能研究.pdf
- 基于USB接口的誤碼測試儀設(shè)計.pdf
- 基于FPGA的誤碼率測試儀設(shè)計.pdf
- 基于FPGA的智能誤碼測試儀.pdf
- 低速率誤碼測試儀的設(shè)計與實現(xiàn).pdf
- 基于DS2172誤碼測試儀的設(shè)計.pdf
- 基于FPGA的信道誤碼測試儀設(shè)計與實現(xiàn).pdf
- 誤碼測試儀的硬件部分的設(shè)計與實現(xiàn).pdf
- 10Gbps誤碼測試儀的設(shè)計與實現(xiàn).pdf
- 基于FPGA的誤碼率測試儀的設(shè)計.pdf
- e1數(shù)據(jù)誤碼測試儀補充說明
- 基于STM32高速誤碼測試儀的設(shè)計與實現(xiàn).pdf
- 基于PCI接口的GMSK調(diào)制信道誤碼測試儀設(shè)計與實現(xiàn).pdf
- gjbj3602-1999誤碼率測試儀檢定規(guī)程
- 電阻測試儀畢業(yè)設(shè)計---簡易自動電阻測試儀
- 簡易電阻電容和電感測試儀設(shè)計
- 電力參數(shù)測試儀設(shè)計.pdf
- 視頻監(jiān)控測試儀的設(shè)計和研究.pdf
- 酒精測試儀的設(shè)計
- 簡易電阻電容和電感測試儀設(shè)計
評論
0/150
提交評論