移動(dòng)通信網(wǎng)絡(luò)用戶感知智能分析系統(tǒng)-RE100-CPOS采集機(jī)業(yè)務(wù)子板的研究與開發(fā).pdf_第1頁(yè)
已閱讀1頁(yè),還剩83頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著3G網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,特別是移動(dòng)互聯(lián)網(wǎng)的迅速普及,用戶對(duì)網(wǎng)絡(luò)質(zhì)量的敏感程度正在逐漸增加,于此同時(shí)在全國(guó)電信市場(chǎng)的激烈競(jìng)爭(zhēng)環(huán)境中,當(dāng)前通信網(wǎng)絡(luò)覆蓋、業(yè)務(wù)內(nèi)容和資費(fèi)水平趨近相同的情況下,三大運(yùn)營(yíng)商逐漸認(rèn)識(shí)到客戶對(duì)運(yùn)營(yíng)商的忠誠(chéng)度將在很大程度上依賴于用戶對(duì)網(wǎng)絡(luò)質(zhì)量感知的優(yōu)劣,因此,傳統(tǒng)的網(wǎng)絡(luò)優(yōu)化方法已難以滿足當(dāng)前復(fù)雜的網(wǎng)絡(luò)架構(gòu),運(yùn)營(yíng)商亟需要一個(gè)以用戶感知為核心的智能分析系統(tǒng)。
   移動(dòng)通信網(wǎng)絡(luò)用戶感知智能分析系統(tǒng)架構(gòu)一般分為三層

2、:數(shù)據(jù)采集層、共享處理層、業(yè)務(wù)應(yīng)用層,三層之閥相互依賴,其中數(shù)據(jù)采集層為在整個(gè)系統(tǒng)提供最原始的現(xiàn)網(wǎng)數(shù)據(jù)。利用當(dāng)前用戶感知系統(tǒng)中非常流行的分析方法,即基于A+Abis接口的用戶感知優(yōu)化服務(wù),以用戶感知為核心的基于A+Abis信令采集與分析的感知智能分析系統(tǒng),可以為運(yùn)營(yíng)商提供多維度、立體式的高端網(wǎng)絡(luò)優(yōu)化服務(wù)。傳統(tǒng)的對(duì)A口和Abis口數(shù)據(jù)采集設(shè)備,已有多款產(chǎn)品進(jìn)入市場(chǎng)。在海量數(shù)據(jù)的時(shí)代,這些設(shè)備無論從功能上還是從性能上不能完全滿足運(yùn)營(yíng)商的需求

3、。針對(duì)現(xiàn)有產(chǎn)品的不足,在充分研究A接口和Abis接口的基礎(chǔ)上,綜合運(yùn)營(yíng)商對(duì)A+Abis信令監(jiān)測(cè)設(shè)備的設(shè)備基本要求、性能指標(biāo)要求、操作維護(hù)要求,論文提出一種以FPGA為處理器的采集設(shè)備解決方案,重點(diǎn)分析了FPGA功能實(shí)現(xiàn)方案及其詳細(xì)設(shè)計(jì)。論文的主要工作包括以下幾個(gè)方面:
   ①在詳細(xì)分析SBI總線的數(shù)據(jù)輸出的格式,論文實(shí)現(xiàn)了E1成幀芯片與FPGA芯片的互聯(lián),實(shí)現(xiàn)利用FPGA從SBI DROP總線上提取252個(gè)E1幀數(shù)據(jù)的提取,并

4、解析出252個(gè)E1幀中時(shí)隙的準(zhǔn)確位置。
   ②論文提出一種基于FPGA的動(dòng)態(tài)識(shí)別不同E1時(shí)隙中的HDLC鏈路的方案,包括一個(gè)掃描分析控制器、數(shù)據(jù)FIFO和一個(gè)掃描狀態(tài)整理狀態(tài)機(jī)。論文定義一種高效通用的數(shù)據(jù)結(jié)構(gòu)來記錄HDLC鏈路號(hào)與所屬時(shí)隙的對(duì)應(yīng)表。結(jié)合實(shí)際應(yīng)用需求,論文通過特定的HDLC解析方法將掃描出不同E1時(shí)隙中的HDLC鏈路。仿真結(jié)果表明,該通道掃描模塊完全符合要求。
   ③在詳細(xì)分析HDLC編碼協(xié)議規(guī)范的基礎(chǔ)

5、上,論文針對(duì)HDLC數(shù)據(jù)解析中的各個(gè)重要組成部分,以FPGA實(shí)現(xiàn)HDLC數(shù)據(jù)的解析。論文基于Modelsim對(duì)HDLC通道掃描模塊和HDLC解析模塊中的子模塊進(jìn)行邏輯設(shè)計(jì)功能仿真,結(jié)果表明所述設(shè)計(jì)功能正確?;贓DA測(cè)試場(chǎng)景和FPGA測(cè)試場(chǎng)景對(duì)模塊的數(shù)據(jù)進(jìn)行驗(yàn)證,結(jié)果表明設(shè)計(jì)功能運(yùn)行可靠。
   論文所設(shè)計(jì)的HDLC鏈路的動(dòng)態(tài)監(jiān)測(cè)和指標(biāo)測(cè)試實(shí)現(xiàn)方案已成功應(yīng)用于RE100-CPOS采集機(jī),該采集機(jī)已經(jīng)在國(guó)內(nèi)運(yùn)營(yíng)商成功商用。在各地采

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論